AMCC_OP_REG_INTCSR
if ((inl(devpriv->amcc_iobase + AMCC_OP_REG_INTCSR) &
val = inl(devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
inl(devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
outl(0x0, devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
int_amcc = inl(devpriv->amcc + AMCC_OP_REG_INTCSR);
outl(int_amcc | AINT_INT_MASK, devpriv->amcc + AMCC_OP_REG_INTCSR);
outl(AINT_WT_COMPLETE, devpriv->amcc + AMCC_OP_REG_INTCSR);
outl(AINT_WT_COMPLETE, devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->iobase_a + AMCC_OP_REG_INTCSR);
intcsr = inl(devpriv->iobase_a + AMCC_OP_REG_INTCSR);
outl(intcsr, devpriv->iobase_a + AMCC_OP_REG_INTCSR);
intcsr = inl(devpriv->iobase_a + AMCC_OP_REG_INTCSR);
outl(intcsr | 0x00ff0000, devpriv->iobase_a + AMCC_OP_REG_INTCSR);
devpriv->iobase_a + AMCC_OP_REG_INTCSR);
outl(inl(devpriv->iobase_a + AMCC_OP_REG_INTCSR) | EN_A2P_TRANSFERS,
devpriv->iobase_a + AMCC_OP_REG_INTCSR);
#define AMCC_OP_REG_INTCSR_SRC (AMCC_OP_REG_INTCSR + 2) /* INT source */
#define AMCC_OP_REG_INTCSR_FEC (AMCC_OP_REG_INTCSR + 3) /* FIFO ctrl */
amcc_status = inl(devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);
devpriv->amcc + AMCC_OP_REG_INTCSR);