TIOCM_RI
(gb_tty->ctrlin & GB_UART_CTRL_RI ? TIOCM_RI : 0) |
if (!(arg & (TIOCM_DSR | TIOCM_RI | TIOCM_CD)))
if ((arg & TIOCM_RI) && (old.rng != new.rng))
mlines |= TIOCM_RI;
if (dlci->modem_tx & TIOCM_RI)
ret |= TIOCM_RI;
mctrl |= TIOCM_RI;
tmp |= TIOCM_RI;
if (changed & TIOCM_RI && status & TIOCM_RI)
result |= TIOCM_RI;
mctrl |= TIOCM_RI;
#define MCTRL_ANY_DELTA (TIOCM_RI | TIOCM_DSR | TIOCM_CD | TIOCM_CTS)
if (mctrl_diff & TIOCM_RI)
((status & RP2_CHAN_STAT_RI_m) ? TIOCM_RI : 0);
if (changed & TIOCM_RI)
return TIOCM_RI | TIOCM_CD | TIOCM_DSR | TIOCM_CTS;
#define MCTRL_ANY_DELTA (TIOCM_RI | TIOCM_DSR | TIOCM_CD | TIOCM_CTS)
if ((mctrl_diff & mctrl) & TIOCM_RI)
if (mctrl & TIOCM_RI)
ret |= TIOCM_RI;
if ((arg & TIOCM_RI) &&
(acm->ctrlin & USB_CDC_SERIAL_STATE_RING_SIGNAL ? TIOCM_RI : 0) |
(status & UART_MSR_RI ? TIOCM_RI : 0) |
priv->control_state |= TIOCM_RI;
priv->control_state &= ~TIOCM_RI;
| ((status & CH341_BIT_RI) ? TIOCM_RI : 0)
|((control & CONTROL_RING)? TIOCM_RI : 0)
| ((status & UART_RI) ? TIOCM_RI : 0)
priv->dp_modem_signals |= TIOCM_RI;
priv->dp_modem_signals &= ~TIOCM_RI;
(msr & UART_MSR_RI ? TIOCM_RI : 0) |
(msr & UART_MSR_RI ? TIOCM_RI : 0) |
(buf[0] & FTDI_SIO_RI_MASK ? TIOCM_RI : 0) |
| ((msr & EDGEPORT_MSR_RI) ? TIOCM_RI: 0) /* 0x080 */
| ((msr & EDGEPORT_MSR_RI) ? TIOCM_RI: 0) /* 0x080 */
*control_state |= TIOCM_RI;
*control_state &= ~TIOCM_RI;
| ((msr & UART_MSR_RI) ? TIOCM_RI : 0) /* 0x080 */
| ((msr & MOS7840_MSR_RI) ? TIOCM_RI : 0)
((msr & UART_MSR_RI) ? TIOCM_RI : 0) | /* 0x080 */
result |= TIOCM_RI;
| ((status & UART_RING) ? TIOCM_RI : 0)
(d[1] & UART_MSR_RI ? TIOCM_RI : 0) |
| ((status & MSR_STATUS_LINE_RI) ? TIOCM_RI : 0)
(d[1] & UART_MSR_RI ? TIOCM_RI : 0) |
| ((msr & TI_MSR_RI) ? TIOCM_RI : 0)
((status & XR_GPIO_RI) ? 0 : TIOCM_RI) |
((v24_sig & RFCOMM_V24_IC) ? TIOCM_RI : 0) |