mvebu_readl
unmask = mvebu_readl(port, PCIE_INT_UNMASK_OFF);
unmask = mvebu_readl(port, PCIE_INT_UNMASK_OFF);
cause = mvebu_readl(port, PCIE_INT_CAUSE_OFF);
unmask = mvebu_readl(port, PCIE_INT_UNMASK_OFF);
port->saved_pcie_stat = mvebu_readl(port, PCIE_STAT_OFF);
return !(mvebu_readl(port, PCIE_STAT_OFF) & PCIE_STAT_LINK_DOWN);
return (mvebu_readl(port, PCIE_STAT_OFF) & PCIE_STAT_BUS) >> 8;
stat = mvebu_readl(port, PCIE_STAT_OFF);
cmd = mvebu_readl(port, PCIE_CMD_OFF);
stat = mvebu_readl(port, PCIE_STAT_OFF);
sspl = mvebu_readl(port, PCIE_SSPL_OFF);
ctrl = mvebu_readl(port, PCIE_CTRL_OFF);
lnkcap = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_LNKCAP);
cmd = mvebu_readl(port, PCIE_CMD_OFF);
dev_rev = mvebu_readl(port, PCIE_DEV_REV_OFF);
sspl = mvebu_readl(port, PCIE_SSPL_OFF);
unmask = mvebu_readl(port, PCIE_INT_UNMASK_OFF);
*value = mvebu_readl(port, PCIE_CMD_OFF);
if (mvebu_readl(port, PCIE_CTRL_OFF) & PCIE_CTRL_MASTER_HOT_RESET)
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_DEVCAP);
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_DEVCTL);
*value = (mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_LNKCAP) &
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_LNKCTL) |
else if (!(mvebu_readl(port, PCIE_SSPL_OFF) & PCIE_SSPL_ENABLE))
*value = mvebu_readl(port, PCIE_RC_RTSTA);
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_DEVCAP2);
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_DEVCTL2);
*value = mvebu_readl(port, PCIE_CAP_PCIEXP + PCI_EXP_LNKCTL2);
*value = mvebu_readl(port, PCIE_CAP_PCIERR_OFF + reg);
u32 ctrl = mvebu_readl(port, PCIE_CTRL_OFF);
u32 sspl = mvebu_readl(port, PCIE_SSPL_OFF);
u32 dev_id = mvebu_readl(port, PCIE_DEV_ID_OFF);
u32 dev_rev = mvebu_readl(port, PCIE_DEV_REV_OFF);
u32 ssdev_id = mvebu_readl(port, PCIE_SSDEV_ID_OFF);
u32 pcie_cap = mvebu_readl(port, PCIE_CAP_PCIEXP);