imx_dmav1_readl
imx_dmav1_readl(imxdma, DMA_DAR(imxdmac->channel)),
imx_dmav1_readl(imxdma, DMA_SAR(imxdmac->channel)),
imx_dmav1_readl(imxdma, DMA_CNTR(imxdmac->channel)));
imx_dmav1_writel(imxdma, imx_dmav1_readl(imxdma, DMA_DIMR) &
imx_dmav1_writel(imxdma, imx_dmav1_readl(imxdma, DMA_CCR(channel)) |
tmp = imx_dmav1_readl(imxdma, DMA_CCR(channel));
imx_dmav1_writel(imxdma, imx_dmav1_readl(imxdma, DMA_DIMR) |
imx_dmav1_writel(imxdma, imx_dmav1_readl(imxdma, DMA_CCR(channel)) &
disr = imx_dmav1_readl(imxdma, DMA_DISR);
err_mask = imx_dmav1_readl(imxdma, DMA_DBTOSR) |
imx_dmav1_readl(imxdma, DMA_DRTOSR) |
imx_dmav1_readl(imxdma, DMA_DSESR) |
imx_dmav1_readl(imxdma, DMA_DBOSR);
if (imx_dmav1_readl(imxdma, DMA_DBTOSR) & (1 << i)) {
if (imx_dmav1_readl(imxdma, DMA_DRTOSR) & (1 << i)) {
if (imx_dmav1_readl(imxdma, DMA_DSESR) & (1 << i)) {
if (imx_dmav1_readl(imxdma, DMA_DBOSR) & (1 << i)) {
tmp = imx_dmav1_readl(imxdma, DMA_CCR(chno));
disr = imx_dmav1_readl(imxdma, DMA_DISR);