PCI_REG_ADDR_G
switch (PCI_REG_ADDR_G(regs[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_CONFIG):
PCI_REG_ADDR_G(regs[i].pci_phys_hi));
switch (PCI_REG_ADDR_G(avail_p->pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32): {
case PCI_REG_ADDR_G(PCI_ADDR_IO):
if (PCI_REG_ADDR_G(pci_rp->pci_phys_hi) ==
PCI_REG_ADDR_G(PCI_ADDR_IO)) {
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(pci_rp[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(assigned[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
if (PCI_REG_ADDR_G(*(regp + regset_index * 5)) == 0x2) {
if (PCI_REG_ADDR_G(*(regp + regset_index * 5)) == 0x3) {
r, rnum, PCI_REG_ADDR_G(type), size);
if ((PCI_REG_ADDR_G(regs[0].pci_phys_hi) ==
PCI_REG_ADDR_G(PCI_ADDR_MEM32)) &&
if ((PCI_REG_ADDR_G(regs[1].pci_phys_hi) ==
PCI_REG_ADDR_G(PCI_ADDR_IO)) &&
if (PCI_REG_ADDR_G(reg_data[i].pci_phys_hi) ==
PCI_REG_ADDR_G(PCI_ADDR_MEM64)) {
if (tgt_err->tgt_pci_space == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {
PCI_REG_ADDR_G(drv_regp[rn].pci_phys_hi) &&
PCI_REG_ADDR_G(drv_regp[rn].pci_phys_hi)) &&
PCI_REG_ADDR_G(drv_regp[rn].pci_phys_hi)) &&
space_type = PCI_REG_ADDR_G(rangep->child_high);
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(assigned[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(pci_rp[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(assigned[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(pci_ap[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
if (PCI_REG_ADDR_G(assigned[i].pci_phys_hi) !=
PCI_REG_ADDR_G(phys_spec.pci_phys_hi)) {
switch (PCI_REG_ADDR_G(phys_spec.pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(phys_spec.pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(assigned[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(pci_rp[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(ranges[i].child_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(pci_ap[i].pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
if (PCI_REG_ADDR_G(
PCI_REG_ADDR_G(reg[i].pci_phys_hi)) {
switch (PCI_REG_ADDR_G(phys_spec.pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
switch (PCI_REG_ADDR_G(phys_spec.pci_phys_hi)) {
case PCI_REG_ADDR_G(PCI_ADDR_MEM64):
case PCI_REG_ADDR_G(PCI_ADDR_MEM32):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
#define PCI_CONFIG_SPACE (PCI_REG_ADDR_G(PCI_ADDR_CONFIG))
#define PCI_IO_SPACE (PCI_REG_ADDR_G(PCI_ADDR_IO))
#define PCI_MEM32_SPACE (PCI_REG_ADDR_G(PCI_ADDR_MEM32))
#define PCI_MEM64_SPACE (PCI_REG_ADDR_G(PCI_ADDR_MEM64))
uint32_t space_type = PCI_REG_ADDR_G(px_rp->pci_phys_hi);
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {
if (space_type != PCI_REG_ADDR_G(rng_p->child_high))
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG))
uint32_t cfg_space_type = PCI_REG_ADDR_G(PCI_ADDR_CONFIG);
if (PCI_REG_ADDR_G(rangep->child_high) == cfg_space_type)
#define PCI_CONFIG_RANGE_BANK (PCI_REG_ADDR_G(PCI_ADDR_CONFIG))
#define PCI_IO_RANGE_BANK (PCI_REG_ADDR_G(PCI_ADDR_IO))
#define PCI_MEM_RANGE_BANK (PCI_REG_ADDR_G(PCI_ADDR_MEM32))
#define PCI_MEM64_RANGE_BANK (PCI_REG_ADDR_G(PCI_ADDR_MEM64))
uint32_t space_type = PCI_REG_ADDR_G(pci_rp->pci_phys_hi);
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {
if (space_type != PCI_REG_ADDR_G(rng_p->child_high))
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG))
uint32_t cfg_space_type = PCI_REG_ADDR_G(PCI_ADDR_CONFIG);
if (PCI_REG_ADDR_G(rangep->child_high) == cfg_space_type)
#define PCI_CFG_SPACE (PCI_REG_ADDR_G(PCI_ADDR_CONFIG))
int bank = PCI_REG_ADDR_G(PCI_ADDR_CONFIG);
uint32_t space_type = PCI_REG_ADDR_G(pcmu_rp->pci_phys_hi);
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {
if (space_type != PCI_REG_ADDR_G(rng_p->child_high)) {
if (space_type == PCI_REG_ADDR_G(PCI_ADDR_CONFIG)) {