PCI_ADDR_IO
case PCI_ADDR_IO:
case PCI_ADDR_IO: /* I/O bus reg property */
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
pci_type = PCI_ADDR_IO;
PCI_REG_ADDR_G(PCI_ADDR_IO)) {
case PCI_REG_ADDR_G(PCI_ADDR_IO):
(void) cardbus_update_available_prop(dip, PCI_ADDR_IO,
(void) cardbus_update_available_prop(dip, PCI_ADDR_IO,
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_ADDR_IO:
case PCI_REG_ADDR_G(PCI_ADDR_IO):
hiword |= PCI_ADDR_IO;
range[0].child_hi = range[0].parent_hi |= (PCI_REG_REL_M | PCI_ADDR_IO);
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_ADDR_IO:
PCI_REG_ADDR_G(PCI_ADDR_IO)) &&
case PCI_ADDR_IO:
(PCI_REG_REL_M | PCI_ADDR_IO);
if (type != PCI_ADDR_IO) {
? PCI_ADDR_MEM32 : PCI_ADDR_IO, PCI_ADDR_MASK,
else if (addr == PCI_ADDR_IO && vrp->acc_io == NULL)
pcireg->pci_phys_hi = (type == PCMCIA_MAP_IO ? PCI_ADDR_IO :
PCI_ADDR_IO|PCI_RELOCAT_B, VGA_REG_ADDR,
ptype = (ctype == ISA_ADDR_IO) ? PCI_ADDR_IO : PCI_ADDR_MEM32;
pci_reg_p->pci_phys_hi = PCI_ADDR_IO | PCI_REG_REL_M;
case PCI_ADDR_IO:
case PCI_ADDR_IO:
case PCI_ADDR_IO:
case PCI_ADDR_IO:
(PCI_REG_REL_M | PCI_ADDR_IO);
(PCI_REG_REL_M | PCI_ADDR_IO);
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_ADDR_IO:
case PCI_REG_ADDR_G(PCI_ADDR_IO):
hiword |= PCI_ADDR_IO;
hiword |= PCI_ADDR_IO;
PCI_ADDR_IO);
PCI_ADDR_IO);
case PCI_REG_ADDR_G(PCI_ADDR_IO):
regs->pci_phys_hi = PCI_ADDR_IO | devloc;
(PCI_RELOCAT_B | PCI_ALIAS_B | PCI_ADDR_IO | devloc);
(PCI_RELOCAT_B | PCI_ALIAS_B | PCI_ADDR_IO | devloc);
(PCI_RELOCAT_B | PCI_ALIAS_B | PCI_ADDR_IO | devloc);
(PCI_RELOCAT_B | PCI_ALIAS_B | PCI_ADDR_IO | devloc);
if ((type & PCI_ADDR_MASK) == PCI_ADDR_IO) {
PCI_ADDR_IO | PCI_RELOCAT_B, ppb);
if ((type & PCI_ADDR_MASK) == PCI_ADDR_IO) {
PCI_ADDR_IO | PCI_RELOCAT_B);
PCI_ADDR_IO | devloc | NVIDIA_CK804_ISA_SYSCTRL_BAR_OFF);
PCI_ADDR_IO | devloc | NVIDIA_CK804_ISA_ANALOG_BAR_OFF);
if (pbar->type != PCI_ADDR_IO || pbar->io_handle == NULL) {
if (pbar->type != PCI_ADDR_IO || pbar->io_handle == NULL) {
if (pbar->type == PCI_ADDR_IO && pbar->io_handle != NULL) {
if (pbar->type == PCI_ADDR_IO) {
case PCI_ADDR_IO:
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
(PCI_REG_REL_M | PCI_ADDR_IO);
(PCI_REG_REL_M | PCI_ADDR_IO);
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_ADDR_IO:
hiword |= PCI_ADDR_IO;
hiword |= PCI_ADDR_IO;
range[0].child_hi = range[0].parent_hi |= (PCI_REG_REL_M | PCI_ADDR_IO);
reg.pci_phys_hi = (PCI_REG_REL_M | PCI_ADDR_IO);
range[0].child_hi = range[0].parent_hi |= (PCI_REG_REL_M | PCI_ADDR_IO);
hiword |= PCI_ADDR_IO;
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_REG_ADDR_G(PCI_ADDR_IO):
case PCI_ADDR_IO:
case PCI_ADDR_IO:
case PCI_ADDR_IO:
#define PCI_IO_SPACE (PCI_REG_ADDR_G(PCI_ADDR_IO))
{(uint_t)(PCI_ADDR_IO|PCI_RELOCAT_B), 0, 0, 0, PX_IO_SIZE },
(addr_space_type == PCI_ADDR_IO))
(addr_space_type != PCI_ADDR_IO))
case PCI_ADDR_IO :
(PCI_REG_REL_M | PCI_ADDR_IO);
#define PCI_IO_RANGE_BANK (PCI_REG_ADDR_G(PCI_ADDR_IO))
{(uint_t)(PCI_ADDR_IO|PCI_RELOCAT_B), 0, 0, 0, PCI_IO_SIZE },