HAL_EIO
return pBase->openLoopPwrCntl ? HAL_OK : HAL_EIO;
return HAL_EIO; /* no 5GHz for Kiwi */
HAL_OK : HAL_EIO;
return HAL_EIO;
return ee->ee_rfKill ? HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
return HAL_EIO;
return HAL_EIO;
return pBase->fastClk5g ? HAL_OK : HAL_EIO;
return pBase->openLoopPwrCntl ? HAL_OK : HAL_EIO;
return HAL_EIO;
return ee->ee_rfKill ? HAL_OK : HAL_EIO;
return ee->ee_Amode ? HAL_OK : HAL_EIO;
return ee->ee_Bmode ? HAL_OK : HAL_EIO;
return ee->ee_Gmode ? HAL_OK : HAL_EIO;
return ee->ee_turbo5Disable ? HAL_OK : HAL_EIO;
return ee->ee_turbo2Disable ? HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
return ee->ee_exist32kHzCrystal ? HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
return HAL_EIO;
return HAL_EIO;
HAL_OK : HAL_EIO;
return HAL_EIO;
HAL_OK : HAL_EIO;
HAL_OK : HAL_EIO;
return HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO; /* disallow all writes */
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
ecode = HAL_EIO;
ecode = HAL_EIO;
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
ecode = HAL_EIO;
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
FAIL(HAL_EIO);
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
ecode = HAL_EIO;
if (status == HAL_EIO) {