IWN_READ
val = IWN_READ(sc, IWN_EEPROM);
tmp = IWN_READ(sc, IWN_OTP_GP);
if (IWN_READ(sc, IWN_FH_RX_STATUS) &
(IWN_READ(sc, IWN_OTP_GP) & IWN_OTP_GP_DEV_SEL_OTP))
if ((IWN_READ(sc, IWN_EEPROM_GP) & 0x7) == 0) {
r1 = IWN_READ(sc, IWN_INT);
r2 = IWN_READ(sc, IWN_FH_INT);
tmp = IWN_READ(sc, IWN_GP_CNTRL) & IWN_GP_CNTRL_RFKILL;
sc->hw_type = (IWN_READ(sc, IWN_HW_REV) >> 4) & 0x1f;
if (IWN_READ(sc, IWN_GP_CNTRL) & IWN_GP_CNTRL_MAC_CLOCK_READY)
if (IWN_READ(sc, IWN_RESET) & IWN_RESET_MASTER_DISABLED)
if (IWN_READ(sc, IWN_HW_IF_CONFIG) &
if (!(IWN_READ(sc, IWN_HW_IF_CONFIG) &
if (IWN_READ(sc, IWN_HW_IF_CONFIG) &
if (IWN_READ(sc, IWN_FH_TX_STATUS) &
if (!(IWN_READ(sc, IWN_GP_CNTRL) & IWN_GP_CNTRL_RFKILL)) {
if ((IWN_READ(sc, IWN_GP_CNTRL) &
return IWN_READ(sc, IWN_PRPH_RDATA);
return IWN_READ(sc, IWN_MEM_RDATA);
if (IWN_READ(sc, IWN_HW_IF_CONFIG) &
IWN_WRITE(sc, reg, IWN_READ(sc, reg) | (mask))
IWN_WRITE(sc, reg, IWN_READ(sc, reg) & ~(mask))