urtw_write32_m
urtw_write32_m(sc, URTW_ANAPARAM, val);
urtw_write32_m(sc, URTW_ANAPARAM2, val);
urtw_write32_m(sc, URTW_RX, data);
urtw_write32_m(sc, URTW_TX_CONF, data);
urtw_write32_m(sc, URTW_TX_CONF, data);
urtw_write32_m(sc, URTW_INT_TIMEOUT, 0);
urtw_write32_m(sc, URTW_RF_TIMING, 0x000a8008);
urtw_write32_m(sc, URTW_RF_PARA, 0x100044);
urtw_write32_m(sc, 0x94, 0x3dc00002);
urtw_write32_m(sc, URTW_RF_TIMING, 0x000a8008);
urtw_write32_m(sc, URTW_RF_PARA, 0x100044);
urtw_write32_m(sc, 0x94, 0x3dc00002);
urtw_write32_m(sc, URTW_TX_CONF, data | URTW_TX_LOOPBACK_MAC);
urtw_write32_m(sc, URTW_TX_CONF, data | URTW_TX_LOOPBACK_NONE);
urtw_write32_m(sc, URTW_AC_VO, data);
urtw_write32_m(sc, URTW_AC_VI, data);
urtw_write32_m(sc, URTW_AC_BE, data);
urtw_write32_m(sc, URTW_AC_BK, data);
urtw_write32_m(sc, URTW_ANAPARAM2, URTW_8187B_8225_ANAPARAM2_ON);
urtw_write32_m(sc, URTW_ANAPARAM, URTW_8187B_8225_ANAPARAM_ON);
urtw_write32_m(sc, URTW_HSSI_PARA, 0x0600321b);
urtw_write32_m(sc, URTW_RF_TIMING, 0x00004001);
urtw_write32_m(sc, URTW_BSSID,
urtw_write32_m(sc, URTW_MAC0,