urtw_write16_m
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, o2 | 0xf);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, o3 | 0xf);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, o1 | URTW_BB_HOST_BANG_EN);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, o1);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 |
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 |
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 |
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 |
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 | URTW_BB_HOST_BANG_RW |
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, bit | o1 | URTW_BB_HOST_BANG_RW);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, o1 | URTW_BB_HOST_BANG_RW);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT,
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT,
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT,
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT,
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT,
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, o1 | URTW_BB_HOST_BANG_EN |
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, o2);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, o3);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, 0x3a0);
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, d82 | 0x0007);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, d84 | 0x0007);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, d80 | URTW_BB_HOST_BANG_EN);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, d80);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, d80 | URTW_BB_HOST_BANG_EN);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, d80 | URTW_BB_HOST_BANG_EN);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, d84);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, 0x0080);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, 0x0080);
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, 0x0080);
urtw_write16_m(sc, URTW_INTR_MASK, 0);
urtw_write16_m(sc, URTW_8187_BRSR, data);
urtw_write16_m(sc, URTW_INTR_MASK, 0xffff);
urtw_write16_m(sc, 0x5e, 1);
urtw_write16_m(sc, 0xfe, 0x10);
urtw_write16_m(sc, 0x5e, 0);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, 0x80);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, 0x80);
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, 0x80);
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, 0x1ff7);
urtw_write16_m(sc, URTW_8187_BRSR, 0xffff);
urtw_write16_m(sc, URTW_8187_BRSR, 0xffff);
urtw_write16_m(sc, URTW_ATIM_WND, 2);
urtw_write16_m(sc, URTW_ATIM_TR_ITV, 100);
urtw_write16_m(sc, URTW_BEACON_INTERVAL, 0x64);
urtw_write16_m(sc, URTW_BEACON_INTERVAL_TIME, 0x3ff);
urtw_write16_m(sc, URTW_TID_AC_MAP, 0xfa50);
urtw_write16_m(sc, URTW_INT_MIG, 0);
urtw_write16_m(sc, URTW_RF_PINS_OUTPUT, 0x0480);
urtw_write16_m(sc, URTW_RF_PINS_SELECT, 0x2488);
urtw_write16_m(sc, URTW_RF_PINS_ENABLE, 0x1fff);
urtw_write16_m(sc, URTW_8187B_BRSR, 0x0fff);
urtw_write16_m(sc, URTW_BEACON_INTERVAL, 100);
urtw_write16_m(sc, URTW_ATIM_WND, 2);
urtw_write16_m(sc, URTW_AC_VO, 0x5114);
urtw_write16_m(sc, URTW_AC_VI, 0x5114);
urtw_write16_m(sc, URTW_AC_BE, 0x5114);
urtw_write16_m(sc, URTW_AC_BK, 0x5114);
urtw_write16_m(sc, URTW_BSSID + 4,
urtw_write16_m(sc, URTW_MAC4,