dwiic_read
dwiic_read(sc, DW_IC_CLR_INTR);
dwiic_read(sc, DW_IC_CLR_INTR);
reg = dwiic_read(sc, DW_IC_COMP_TYPE);
sc->ss_hcnt = dwiic_read(sc, DW_IC_SS_SCL_HCNT);
sc->ss_lcnt = dwiic_read(sc, DW_IC_SS_SCL_LCNT);
sc->fs_hcnt = dwiic_read(sc, DW_IC_FS_SCL_HCNT);
sc->fs_lcnt = dwiic_read(sc, DW_IC_FS_SCL_LCNT);
sc->sda_hold_time = dwiic_read(sc, DW_IC_SDA_HOLD);
reg = dwiic_read(sc, DW_IC_COMP_VERSION);
reg = dwiic_read(sc, DW_IC_COMP_PARAM_1);
if ((dwiic_read(sc, DW_IC_ENABLE_STATUS) & 1) == enable)
st = dwiic_read(sc, DW_IC_STATUS);
ic_con = dwiic_read(sc, DW_IC_CON);
dwiic_read(sc, DW_IC_CLR_INTR);
dwiic_read(sc, DW_IC_CLR_INTR);
tx_limit = sc->tx_fifo_depth - dwiic_read(sc, DW_IC_TXFLR);
tx_limit = sc->tx_fifo_depth - dwiic_read(sc, DW_IC_TXFLR);
rx_avail = dwiic_read(sc, DW_IC_RXFLR);
dwiic_read(sc, DW_IC_CLR_INTR);
rx_avail = dwiic_read(sc, DW_IC_RXFLR);
resp = dwiic_read(sc, DW_IC_DATA_CMD);
dwiic_read(sc, DW_IC_TXFLR);
dwiic_read(sc, DW_IC_TXFLR);
dwiic_read(sc, DW_IC_CLR_INTR);
dwiic_read(sc, DW_IC_TXFLR);
dwiic_read(sc, DW_IC_CLR_INTR);
st = dwiic_read(sc, DW_IC_RAW_INTR_STAT);
stat = dwiic_read(sc, DW_IC_INTR_STAT);
dwiic_read(sc, DW_IC_CLR_RX_UNDER);
dwiic_read(sc, DW_IC_CLR_RX_OVER);
dwiic_read(sc, DW_IC_CLR_TX_OVER);
dwiic_read(sc, DW_IC_CLR_RD_REQ);
dwiic_read(sc, DW_IC_CLR_TX_ABRT);
dwiic_read(sc, DW_IC_CLR_RX_DONE);
dwiic_read(sc, DW_IC_CLR_ACTIVITY);
dwiic_read(sc, DW_IC_CLR_STOP_DET);
dwiic_read(sc, DW_IC_CLR_START_DET);
dwiic_read(sc, DW_IC_CLR_GEN_CALL);
dwiic_read(sc, DW_IC_CLR_INTR);
en = dwiic_read(sc, DW_IC_ENABLE);
uint32_t dwiic_read(struct dwiic_softc *, int);
dwiic_read(sc, DW_IC_CLR_INTR);