RREG8
return RREG8(AI_MAIBOX_CONTROL_TRN_OFFSET_BYTE) & 2;
reg = RREG8(AI_MAIBOX_CONTROL_TRN_OFFSET_BYTE);
return RREG8(NV_MAIBOX_CONTROL_TRN_OFFSET_BYTE) & 2;
reg = RREG8(NV_MAIBOX_CONTROL_TRN_OFFSET_BYTE);
save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
tmp = RREG8(R_0003C2_GENMO_WT);
ppll_div_sel = RREG8(RADEON_CLOCK_CNTL_INDEX + 1) & 0x3;
if (RREG8(RADEON_CLOCK_CNTL_DATA + 3) >= cnt_threshold)