Symbol: RB_OVERFLOW
sys/dev/pci/drm/amd/amdgpu/cz_ih.c
197
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/cz_ih.c
203
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/cz_ih.c
206
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/iceland_ih.c
197
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/iceland_ih.c
203
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/iceland_ih.c
206
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/ih_v6_0.c
444
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v6_0.c
448
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v6_0.c
451
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/ih_v6_1.c
415
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v6_1.c
419
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v6_1.c
421
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/ih_v7_0.c
415
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v7_0.c
419
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/ih_v7_0.c
421
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/navi10_ih.c
420
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/navi10_ih.c
428
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/navi10_ih.c
430
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/tonga_ih.c
199
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/tonga_ih.c
205
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/tonga_ih.c
208
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/vega10_ih.c
349
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/vega10_ih.c
357
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/vega10_ih.c
360
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/amd/amdgpu/vega20_ih.c
430
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/vega20_ih.c
438
if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
sys/dev/pci/drm/amd/amdgpu/vega20_ih.c
442
wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
sys/dev/pci/drm/radeon/cik.c
7490
if (wptr & RB_OVERFLOW) {
sys/dev/pci/drm/radeon/cik.c
7491
wptr &= ~RB_OVERFLOW;
sys/dev/pci/drm/radeon/evergreen.c
4684
if (wptr & RB_OVERFLOW) {
sys/dev/pci/drm/radeon/evergreen.c
4685
wptr &= ~RB_OVERFLOW;
sys/dev/pci/drm/radeon/r600.c
4046
if (wptr & RB_OVERFLOW) {
sys/dev/pci/drm/radeon/r600.c
4047
wptr &= ~RB_OVERFLOW;
sys/dev/pci/drm/radeon/si.c
6199
if (wptr & RB_OVERFLOW) {
sys/dev/pci/drm/radeon/si.c
6200
wptr &= ~RB_OVERFLOW;