add_2mod
EMIT4(add_2mod(0x48, src_reg, dst_reg), 0x0f, 0xbe,
EMIT4(add_2mod(0x48, src_reg, dst_reg), 0x0f, 0xbf,
EMIT3(add_2mod(0x48, src_reg, dst_reg), 0x63,
EMIT4(add_2mod(0x40, src_reg, dst_reg), 0x0f, 0xbe,
EMIT1(add_2mod(0x40, src_reg, dst_reg));
EMIT3(add_2mod(0x0f, src_reg, dst_reg), 0xbf,
EMIT1(add_2mod(0x48, dst_reg, src_reg));
EMIT1(add_2mod(0x40, dst_reg, src_reg));
EMIT3(add_2mod(0x48, src_reg, dst_reg), 0x0F, 0xB6);
EMIT3(add_2mod(0x48, src_reg, dst_reg), 0x0F, 0xB7);
EMIT2(add_2mod(0x40, src_reg, dst_reg), 0x8B);
EMIT2(add_2mod(0x48, src_reg, dst_reg), 0x8B);
EMIT3(add_2mod(0x48, src_reg, dst_reg), 0x0F, 0xBE);
EMIT3(add_2mod(0x48, src_reg, dst_reg), 0x0F, 0xBF);
EMIT2(add_2mod(0x48, src_reg, dst_reg), 0x63);
EMIT2(add_2mod(0x40, dst_reg, src_reg), 0x88);
EMIT3(0x66, add_2mod(0x40, dst_reg, src_reg), 0x89);
EMIT2(add_2mod(0x40, dst_reg, src_reg), 0x89);
EMIT2(add_2mod(0x48, dst_reg, src_reg), 0x89);
EMIT3(add_2mod(0x48, DST, SRC), 0x89, add_2reg(0xC0, DST, SRC)); \
EMIT1(add_2mod(0x40, dst_reg, dst_reg));
EMIT1(add_2mod(0x40, dst_reg, src_reg));