acp_reg_read
byte_count.bcount.high = acp_reg_read(rtd->acp_mmio,
byte_count.bcount.low = acp_reg_read(rtd->acp_mmio,
dscr = acp_reg_read(rtd->acp_mmio, rtd->dma_curr_dscr);
dma_ctrl = acp_reg_read(acp_mmio, mmACP_DMA_CNTL_0 + ch_num);
dma_ctrl = acp_reg_read(acp_mmio, mmACP_DMA_CNTL_0 + ch_num);
val = acp_reg_read(acp_mmio,
val = acp_reg_read(acp_mmio, imr_reg);
val = acp_reg_read(acp_mmio, imr_reg);
dma_ctrl = acp_reg_read(acp_mmio, mmACP_DMA_CNTL_0 + ch_num);
dma_ctrl = acp_reg_read(acp_mmio, mmACP_DMA_CNTL_0 + ch_num);
dma_ch_sts = acp_reg_read(acp_mmio, mmACP_DMA_CH_STS);
dma_ch_sts = acp_reg_read(acp_mmio, mmACP_DMA_CH_STS);
val = acp_reg_read(acp_mmio, req_reg);
while (acp_reg_read(acp_mmio, sts_reg) != sts_reg_mask) {
val = acp_reg_read(acp_mmio, mmACP_SOFT_RESET);
val = acp_reg_read(acp_mmio, mmACP_SOFT_RESET);
val = acp_reg_read(acp_mmio, mmACP_CONTROL);
val = acp_reg_read(acp_mmio, mmACP_STATUS);
val = acp_reg_read(acp_mmio, mmACP_SOFT_RESET);
val = acp_reg_read(acp_mmio, mmACP_BT_UART_PAD_SEL);
val = acp_reg_read(acp_mmio, mmACP_SOFT_RESET);
val = acp_reg_read(acp_mmio, mmACP_SOFT_RESET);
val = acp_reg_read(acp_mmio, mmACP_CONTROL);
val = acp_reg_read(acp_mmio, mmACP_STATUS);
ext_intr_status = acp_reg_read(acp_mmio, mmACP_EXTERNAL_INTR_STAT);
if (acp_reg_read(acp_mmio, mmACP_DMA_CUR_DSCR_14) ==
if (acp_reg_read(acp_mmio, mmACP_DMA_CUR_DSCR_10) ==
val = acp_reg_read(adata->acp_mmio,