SSCR1
pxa2xx_spi_update(drv_data, SSCR1, change_mask, cr1);
pxa2xx_spi_write(drv_data, SSCR1, cr1);
pxa2xx_spi_write(drv_data, SSCR1, tmp);
pxa2xx_spi_write(drv_data, SSCR1, tmp);
pxa2xx_spi_write(drv_data, SSCR1, tmp);
pxa2xx_spi_update(drv_data, SSCR1, mask, threshold);
if (!(pxa2xx_spi_read(drv_data, SSCR1) & SSCR1_TIE))
sccr1_reg = pxa2xx_spi_read(drv_data, SSCR1);
pxa2xx_spi_write(drv_data, SSCR1, sccr1_reg);
sccr1_reg = pxa2xx_spi_read(drv_data, SSCR1);
pxa2xx_spi_write(drv_data, SSCR1, sccr1_reg & ~drv_data->int_cr1);
pxa2xx_spi_write(drv_data, SSCR1, sccr1_reg);
pxa2xx_spi_write(drv_data, SSCR1, pxa2xx_spi_read(drv_data, SSCR1) & ~bits);
catpt_writel_ssp(cdev, i, SSCR1, CATPT_SSC1_DEFAULT);
priv->cr1 = __raw_readl(ssp->mmio_base + SSCR1);
__raw_writel(priv->cr1, ssp->mmio_base + SSCR1);
sscr1 = pxa_ssp_read_reg(ssp, SSCR1);
pxa_ssp_write_reg(ssp, SSCR1, sscr1);
sscr1 = pxa_ssp_read_reg(ssp, SSCR1) &
pxa_ssp_write_reg(ssp, SSCR1, sscr1);
scfr = pxa_ssp_read_reg(ssp, SSCR1) | SSCR1_SCFR;
pxa_ssp_write_reg(ssp, SSCR1, scfr);
pxa_ssp_read_reg(ssp, SSCR0), pxa_ssp_read_reg(ssp, SSCR1),
uint32_t sscr1 = pxa_ssp_read_reg(ssp, SSCR1);
pxa_ssp_write_reg(ssp, SSCR1, sscr1);