RREG8
return RREG8(AI_MAIBOX_CONTROL_TRN_OFFSET_BYTE) & 2;
reg = RREG8(AI_MAIBOX_CONTROL_TRN_OFFSET_BYTE);
return RREG8(NV_MAIBOX_CONTROL_TRN_OFFSET_BYTE) & 2;
reg = RREG8(NV_MAIBOX_CONTROL_TRN_OFFSET_BYTE);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
return RREG8(DAC_DATA);
tmp = (RREG8(DAC_DATA) & mask) | val;
misc = RREG8(MGA_MISC_IN);
RREG8(DAC_DATA); \
((v) = RREG8(MGA_MISC_IN))
RREG8(0x1fda); \
v = RREG8(MGAREG_SEQ_DATA); \
v = RREG8(MGAREG_CRTC_DATA); \
v = RREG8(MGAREG_CRTCEXT_DATA); \
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_MEM_MISC_READ);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
vcount = RREG8(MGAREG_VCOUNT);
tmpcount = RREG8(MGAREG_VCOUNT);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_MEM_MISC_READ);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_MEM_MISC_READ);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_MEM_MISC_READ);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_CRTC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_MEM_MISC_READ);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(DAC_DATA);
tmp = RREG8(MGAREG_SEQ_DATA);
tmp = RREG8(DAC_DATA);
vcount = RREG8(MGAREG_VCOUNT);
tmpcount = RREG8(MGAREG_VCOUNT);
tmp = RREG8(DAC_DATA);
status = RREG8(MGAREG_STATUS + 2);
misc = RREG8(MGA_MISC_IN);
misc = RREG8(MGA_MISC_IN);
save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
tmp = RREG8(R_0003C2_GENMO_WT);
ppll_div_sel = RREG8(RADEON_CLOCK_CNTL_INDEX + 1) & 0x3;
if (RREG8(RADEON_CLOCK_CNTL_DATA + 3) >= cnt_threshold)