REGISTER_PART_ANALOG
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x03,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x03,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x04,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x08,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x0b,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x18,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x18,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x19,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x1a,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x1b,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x0b,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x01,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x01,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x01,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x08,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x03,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x03,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x04,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x1e,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00, LANE_EN_MASK, 0);
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x01,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00,
phy_update_bits(inno, REGISTER_PART_ANALOG, 0x00,