AXUSER_BASE
writel(AXUSER_BASE, qm->io_base + QM_ARUSER_M_CFG_1);
writel(AXUSER_BASE, qm->io_base + QM_AWUSER_M_CFG_1);
writel(AXUSER_BASE, base + QM_ARUSER_M_CFG_1);
writel(AXUSER_BASE, base + QM_AWUSER_M_CFG_1);
writel(AXUSER_BASE, base + HZIP_BD_RUSER_32_63);
writel(AXUSER_BASE, base + HZIP_BD_WUSER_32_63);
writel(AXUSER_BASE | AXUSER_SSV, base + HZIP_DATA_RUSER_32_63);
writel(AXUSER_BASE | AXUSER_SSV, base + HZIP_DATA_WUSER_32_63);
writel(AXUSER_BASE | AXUSER_SSV, base + HZIP_SGL_RUSER_32_63);
writel(AXUSER_BASE, base + HZIP_DATA_RUSER_32_63);
writel(AXUSER_BASE, base + HZIP_DATA_WUSER_32_63);
writel(AXUSER_BASE, base + HZIP_SGL_RUSER_32_63);