ATH11K_EXT_IRQ_GRP_NUM_MAX
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
struct ath11k_ext_irq_grp ext_irq_grp[ATH11K_EXT_IRQ_GRP_NUM_MAX];
for (ext_group_num = 0; ext_group_num < ATH11K_EXT_IRQ_GRP_NUM_MAX;
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
u8 tx[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 rx_mon_status[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 rx[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 rx_err[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 rx_wbm_rel[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 reo_status[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 rxdma2host[ATH11K_EXT_IRQ_GRP_NUM_MAX];
u8 host2rxdma[ATH11K_EXT_IRQ_GRP_NUM_MAX];
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {
for (i = 0; i < ATH11K_EXT_IRQ_GRP_NUM_MAX; i++) {