MUX_CLK_AXI_DDR
case MUX_CLK_AXI_DDR:
SG2042_MUX(MUX_CLK_AXI_DDR, "clk_mux_axi_ddr", clk_mux_axi_ddr_p,