MPLL_FUNC_CNTL_1
si_pi->clock_registers.mpll_func_cntl_1 = RREG32(MPLL_FUNC_CNTL_1);
MPLL_FUNC_CNTL_1, CLKF, mpll_param.mpll_fb_divider.cl_kf);
MPLL_FUNC_CNTL_1, CLKFRAC, mpll_param.mpll_fb_divider.clk_frac);
MPLL_FUNC_CNTL_1, VCO_MODE, mpll_param.vco_mode);
MPLL_FUNC_CNTL_1, CLKF, mpll_param.mpll_fb_divider.cl_kf);
MPLL_FUNC_CNTL_1, CLKFRAC, mpll_param.mpll_fb_divider.clk_frac);
MPLL_FUNC_CNTL_1, VCO_MODE, mpll_param.vco_mode);
MPLL_FUNC_CNTL_1, CLKF,
MPLL_FUNC_CNTL_1, CLKFRAC,
MPLL_FUNC_CNTL_1, VCO_MODE,
pi->clock_registers.mpll_func_cntl_1 = RREG32(MPLL_FUNC_CNTL_1);
si_pi->clock_registers.mpll_func_cntl_1 = RREG32(MPLL_FUNC_CNTL_1);