GPCR
GPCR(i * 32) = ~PGSR(i);
GPCR(i * 32) = ~saved_gplr[i];
GPCR = SDA;
GPCR = SCK;
GPCR = SDA;
GPCR = SCK;
GPCR = SCK | SDA;
GPCR = SDA | SCK | MOD; /* clear L3 mode to ensure UDA1341 doesn't respond */
GPCR = (~gplr) & (SDA | SCK | MOD);
GPCR = GPIO_SSP_TXD | GPIO_SSP_SCLK | GPIO_SSP_SFRM;
GPCR = GPIO_GPIO27;
GPCR = GPIO_MBGNT;
GPCR = GPIO_MBGNT;
GPCR = 0x0fffffff; /* All outputs are set low by default */
GPCR = GPIO_GPIO20; /* stop gpio20 */
GPCR = GPIO_GPIO25;
GPCR = ~gpio;
reg = gpio_reg_and_bit(chip, offset, value ? GPSR : GPCR, &shift);