DP_AUX_I2C_MOT
switch (msg->request & ~DP_AUX_I2C_MOT) {
payload.mot = (msg->request & DP_AUX_I2C_MOT) != 0;
if (msg->request & DP_AUX_I2C_MOT)
else if ((msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_I2C_WRITE ||
(msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_I2C_READ)
else if ((msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_NATIVE_WRITE ||
(msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_NATIVE_READ)
switch (msg->request & ~DP_AUX_I2C_MOT) {
if (msg->request & DP_AUX_I2C_MOT)
u8 request = msg->request & ~DP_AUX_I2C_MOT;
op &= ~DP_AUX_I2C_MOT;
~(DP_AUX_I2C_MOT | DP_AUX_I2C_WRITE_STATUS_UPDATE);
switch (msg->request & ~DP_AUX_I2C_MOT) {
u8 request = msg->request & ~DP_AUX_I2C_MOT;
u32 request = msg->request & ~(DP_AUX_I2C_MOT | DP_AUX_I2C_WRITE_STATUS_UPDATE);
if ((msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_I2C_WRITE) {
msg->request &= DP_AUX_I2C_MOT;
msg->request |= DP_AUX_I2C_MOT;
msg.request &= ~DP_AUX_I2C_MOT;
msg.request &= ~DP_AUX_I2C_MOT;
msg[0] |= DP_AUX_I2C_MOT << 4;
case DP_AUX_I2C_WRITE | DP_AUX_I2C_MOT:
case DP_AUX_I2C_READ | DP_AUX_I2C_MOT:
if ((msg->request & ~DP_AUX_I2C_MOT) == DP_AUX_NATIVE_WRITE &&
switch (msg->request & ~DP_AUX_I2C_MOT) {
if (!(op & DP_AUX_I2C_MOT)) {
case DP_AUX_I2C_MOT:
case DP_AUX_I2C_WRITE_STATUS_UPDATE | DP_AUX_I2C_MOT:
case DP_AUX_I2C_READ | DP_AUX_I2C_MOT:
if (cmd == (DP_AUX_I2C_READ | DP_AUX_I2C_MOT) ||
bool i2c_mot = input_msg->request & DP_AUX_I2C_MOT;
switch (msg->request & ~DP_AUX_I2C_MOT) {
switch (msg->request & ~DP_AUX_I2C_MOT) {
switch (msg->request & ~DP_AUX_I2C_MOT) {
switch (msg->request & ~DP_AUX_I2C_MOT) {
if (msg->request & DP_AUX_I2C_MOT)
if (msg->request & DP_AUX_I2C_MOT)
if (msg->request & DP_AUX_I2C_MOT)