xge_rd_csr
data = xge_rd_csr(pdata, BLOCK_MEM_RDY);
u32 xge_rd_csr(struct xge_pdata *pdata, u32 offset);
data = xge_rd_csr(pdata, gstrings_extd_stats[i].addr);
data = xge_rd_csr(pdata, MAC_CONFIG_1);
icm0 = xge_rd_csr(pdata, ICM_CONFIG0_REG_0);
icm2 = xge_rd_csr(pdata, ICM_CONFIG2_REG_0);
ecm0 = xge_rd_csr(pdata, ECM_CONFIG0_REG_0);
rgmii = xge_rd_csr(pdata, RGMII_REG_0);
mc2 = xge_rd_csr(pdata, MAC_CONFIG_2);
intf_ctrl = xge_rd_csr(pdata, INTERFACE_CONTROL);
data = xge_rd_csr(pdata, MAC_CONFIG_1);
data = xge_rd_csr(pdata, MAC_CONFIG_1);
data = xge_rd_csr(pdata, DMATXSTATUS);
data = xge_rd_csr(pdata, DMARXSTATUS);
done = xge_rd_csr(pdata, MII_MGMT_INDICATORS);
done = xge_rd_csr(pdata, MII_MGMT_INDICATORS);
data = xge_rd_csr(pdata, MII_MGMT_STATUS);