write32
.write32 = ioport_write32,
.write32 = iomem_write32,
iomap_ops[ADDR_TO_REGION(addr)]->write32(datum, addr);
void (*write32)(u32, void __iomem *);
int (*write_reloc)(uint32_t, FILE *) = write32;
.write32 = bcma_host_pci_write32,
.write32 = bcma_host_soc_write32,
status = write32(state, FEC_OC_RCN_CTL_RATE_LO__A, fec_oc_rcn_ctl_rate);
status = write32(state, IQM_FS_RATE_OFS_LO__A,
status = write32(state, IQM_RC_RATE_OFS_LO__A, iqm_rc_rate_ofs);
status = write32(state, IQM_RC_RATE_OFS_LO__A, iqm_rc_rate);
.write32 = b53_mdio_write32,
.write32 = b53_mmap_write32,
b53_build_op(write32, u32);
int (*write32)(struct b53_device *dev, u8 page, u8 reg, u32 value);
.write32 = b53_spi_write32,
.write32 = b53_srab_write32,
.write32 = bcm_sf2_core_write32,
tp->write32 = tg3_write32;
tp->write32 = tg3_write_indirect_reg32;
tp->write32 = tg3_write_flush_reg32;
tp->write32 = tg3_write_indirect_reg32;
if (tp->write32 == tg3_write_indirect_reg32 ||
tp->write32(tp, off, val);
#define tw32(reg, val) tp->write32(tp, reg, val)
write_op = tp->write32;
tp->write32 = tg3_write32;
tp->write32 = write_op;
void (*write32) (struct tg3 *, u32, u32);
((__hp)->write32((__reg), (__val)))
hp->write32 = sbus_hme_write32;
hp->write32 = pci_hme_write32;
void (*write32)(void __iomem *, u32);
.write32 = ath10k_ahb_write32,
.write32 = ath10k_ahb_write32,
ce->bus_ops->write32(ar, offset, value);
void (*write32)(struct ath10k *ar, u32 offset, u32 value);
if (!ar->hif.ops->write32) {
ar->hif.ops->write32(ar, address, data);
void (*write32)(struct ath10k *ar, u32 address, u32 value);
.write32 = ath10k_pci_write32,
.write32 = ath10k_bus_pci_write32,
ce->bus_ops->write32(ar, offset, value);
.write32 = ath10k_snoc_write32,
.write32 = ath10k_snoc_write32,
.write32 = ath11k_ahb_write32,
.write32 = ath11k_pcic_write32,
ab->hif.ops->write32(ab, address, data);
void (*write32)(struct ath11k_base *ab, u32 address, u32 data);
.write32 = ath11k_pcic_write32,
.write32 = ath12k_ahb_write32,
ab->hif.ops->write32(ab, address, data);
void (*write32)(struct ath12k_base *ab, u32 address, u32 data);
.write32 = ath12k_pci_write32,
dev->dev->write32(dev->dev, offset, value);
dev->write32 = b43_bus_ssb_write32;
dev->write32 = b43_bus_bcma_write32;
void (*write32)(struct b43_bus_dev *dev, u16 offset, u32 value);
if (WARN_ON(!ops->write32))
chip->ops->write32(chip->ctx, addr, 3);
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow),
ci->ops->write32(ci->ctx,
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow), val);
ci->ops->write32(ci->ctx,
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow),
ci->ops->write32(ci->ctx, core->wrapbase + BCMA_IOCTL,
ci->ops->write32(ci->ctx, core->wrapbase + BCMA_RESET_CTL,
ci->ops->write32(ci->ctx, core->wrapbase + BCMA_IOCTL,
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow),
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatehigh), 0);
ci->ops->write32(ci->ctx, CORE_SB(base, sbimstate), regdata);
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow),
ci->ops->write32(ci->ctx, CORE_SB(base, sbtmstatelow),
ci->ops->write32(ci->ctx, core->wrapbase + BCMA_RESET_CTL, 0);
ci->ops->write32(ci->ctx,
ci->ops->write32(ci->ctx, core->wrapbase + BCMA_IOCTL,
ci->ops->write32(ci->ctx, d11priv2->wrapbase + BCMA_IOCTL,
core->chip->ops->write32(core->chip->ctx, core->pub.base + reg, val);
void (*write32)(void *ctx, u32 addr, u32 value);
.write32 = brcmf_pcie_buscore_write32,
.write32 = brcmf_sdio_buscore_write32,
rtlpriv->io.write32 = pci_write32_async;
rtlpriv->io.write32 = _usb_write32_sync;
void (*write32)(struct rtl_priv *rtlpriv, u32 addr, u32 val);
rtlpriv->io.write32(rtlpriv, addr, val32);
rtwdev->hci.ops->write32(rtwdev, addr, val);
void (*write32)(struct rtw_dev *rtwdev, u32 addr, u32 val);
.write32 = rtw_pci_write32,
.write32 = rtw_sdio_write32,
.write32 = rtw_usb_write32,
void (*write32)(struct rtw89_dev *rtwdev, u32 addr, u32 data);
rtwdev->hci.ops->write32(rtwdev, addr, data);
.write32 = rtw89_pci_ops_write32,
.write32 = rtw89_usb_ops_write32,
return gmux_data->config->write32(gmux_data, port, val);
.write32 = &gmux_pio_write32,
.write32 = &gmux_index_write32,
.write32 = &gmux_mmio_write32,
void (*write32)(struct apple_gmux_data *gmux_data, int port, u32 val);
.write32 = ssb_host_soc_write32,
.write32 = ssb_pci_write32,
.write32 = ssb_pcmcia_write32,
.write32 = ssb_sdio_write32,
core->bus->ops->write32(core, offset, value);
void (*write32)(struct bcma_device *core, u16 offset, u32 value);
void (*write32)(struct ssb_device *dev, u16 offset, u32 value);
dev->ops->write32(dev, offset, value);