update_reg
int update_reg;
kvmppc_set_gpr(vcpu, op.update_reg, vcpu->arch.vaddr_accessed);
kvmppc_set_gpr(vcpu, op.update_reg, vcpu->arch.vaddr_accessed);
kvmppc_set_gpr(vcpu, op.update_reg, vcpu->arch.vaddr_accessed);
kvmppc_set_gpr(vcpu, op.update_reg, vcpu->arch.vaddr_accessed);
op->update_reg = ra;
op->update_reg = ra;
op->reg == 1 && op->update_reg == 1 && !user_mode(regs) &&
regs->gpr[op->update_reg] = op->ea;
pmic_ops->update_reg = acpm_pmic_update_reg;
update_reg(reg1, qclk_gv_bw, XELPDP_PMDEMAND_QCLK_GV_BW_MASK);
update_reg(reg1, voltage_index, XELPDP_PMDEMAND_VOLTAGE_INDEX_MASK);
update_reg(reg1, qclk_gv_index, XELPDP_PMDEMAND_QCLK_GV_INDEX_MASK);
update_reg(reg1, active_phys, XELPDP_PMDEMAND_PHYS_MASK);
update_reg(reg2, cdclk_freq_mhz, XELPDP_PMDEMAND_CDCLK_FREQ_MASK);
update_reg(reg2, ddiclk_max, XELPDP_PMDEMAND_DDICLK_FREQ_MASK);
update_reg(reg2, plls, XELPDP_PMDEMAND_PLLS_MASK);
update_reg(reg1, active_pipes, XE3_PMDEMAND_PIPES_MASK);
update_reg(reg1, active_pipes, XELPDP_PMDEMAND_PIPES_MASK);
update_reg(reg1, active_dbufs, XELPDP_PMDEMAND_DBUFS_MASK);
update_reg(reg2, scalers, XELPDP_PMDEMAND_SCALERS_MASK);
return pmic_ops->update_reg(acpm, ctx->shared->acpm_chan_id, ctx->type, reg & 0xff,
u8 update_reg;
info->update_bank, info->update_reg,
info->desc.name, info->update_bank, info->update_reg,
info->update_bank, info->update_reg,
info->desc.name, info->update_bank, info->update_reg,
info->update_bank, info->update_reg, ®val);
"couldn't read 0x%x register\n", info->update_reg);
info->desc.name, info->update_bank, info->update_reg,
info->update_bank, info->update_reg,
info->desc.name, info->update_bank, info->update_reg,
.update_reg = 0x08,
.update_reg = 0x08,
.update_reg = 0x08,
.update_reg = 0x80,
.update_reg = 0x80,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x06,
u8 update_reg;
info->update_bank, info->update_reg,
info->desc.name, info->update_bank, info->update_reg,
info->update_bank, info->update_reg,
info->desc.name, info->update_bank, info->update_reg,
info->update_bank, info->update_reg, ®val);
"couldn't read 0x%x register\n", info->update_reg);
info->desc.name, info->update_bank, info->update_reg,
reg = info->update_reg;
.update_reg = 0x09,
.update_reg = 0x09,
.update_reg = 0x0a,
.update_reg = 0x80,
.update_reg = 0x80,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x83,
.update_reg = 0x06,
.update_reg = 0x09,
.update_reg = 0x09,
.update_reg = 0x0a,
.update_reg = 0x2e,
.update_reg = 0x55,
.update_reg = 0x56,
ret = da903x_set_bits(da9034_dev, info->update_reg,
.update_reg = _pmic##_##ureg, \
int update_reg;
int (*update_reg)(const struct acpm_handle *handle,
update_reg(PS3_AUDIO_CONFIG, PS3_AUDIO_CONFIG_CLEAR);
update_reg(PS3_AUDIO_INTR_0, 0);
update_reg(PS3_AUDIO_AX_IS, 0);
update_reg(PS3_AUDIO_KICK(0), PS3_AUDIO_KICK_REQUEST);
update_reg(PS3_AUDIO_AX_IS, 0);
update_reg(PS3_AUDIO_INTR_0, 0);
update_reg(PS3_AUDIO_AO_3WCTRL(i),
update_reg(PS3_AUDIO_AO_3WMCTRL, PS3_AUDIO_AO_3WMCTRL_ASOEN(0));
update_reg(PS3_AUDIO_AX_IS, 0);
update_reg(PS3_AUDIO_AO_3WMCTRL,
static const int update_reg[] = {
for (i = 0; i < ARRAY_SIZE(update_reg); i++)
update_reg[i], 0x100, 0x100);
static const int update_reg[] = {
for (i = 0; i < ARRAY_SIZE(update_reg); i++)
snd_soc_component_update_bits(component, update_reg[i], 0x100, 0x100);