udc_ep_get_UDCCS
&& ((udc_ep_get_UDCCS(ep) & UDCCS_BI_TFS) == 0
if (udc_ep_get_UDCCS(ep) & UDCCS_BI_SST)
|| (udc_ep_get_UDCCS(ep) & UDCCS_BO_RFS) == 0)
while (((udc_ep_get_UDCCS(ep)) & UDCCS_BO_RNE) != 0)
tmp = udc_ep_get_UDCCS(&dev->ep[i]);
udccs = udc_ep_get_UDCCS(ep);
} while (udc_ep_get_UDCCS(ep) & UDCCS_BI_TFS);
udccs = udc_ep_get_UDCCS(ep);
while (udc_ep_get_UDCCS(ep) & UDCCS0_RNE) {
if ((udc_ep_get_UDCCS(ep) & UDCCS_BI_TFS) != 0
} else if ((udc_ep_get_UDCCS(ep) & UDCCS_BO_RFS) != 0
static inline u32 udc_ep_get_UDCCS(struct pxa25x_ep *);
DMSG ("udccs%d = %02x\n", i, udc_ep_get_UDCCS(&dev->ep[i]));