set_reg
void set_reg(int reg, long val, struct pt_regs *regs,
set_reg(regno, gdb_regs[regno + _R0], kernel_regs, cregs);
set_reg(state->wb_reg, state->src1 + state->src2, regs, cregs);
set_reg(state->dest, val, regs, cregs);
set_reg(state->wb_reg, state->src2 + state->src3, regs, cregs);
set_reg(state->wb_reg, state->src2 + (state->src3 << 1),
set_reg(state->wb_reg, state->src2 + (state->src3 << 2),
set_reg(regs, pos++, *k++);
set_reg(regs, pos++, reg);
set_reg(regs, pos++, *k++);
set_reg(regs, pos++, reg);
int (*set_reg)(struct radeon_device *rdev, int reg,
#define radeon_set_surface_reg(rdev, r, f, p, o, s) ((rdev)->asic->surface.set_reg((rdev), (r), (f), (p), (o), (s)))
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r600_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r100_set_surface_reg,
.set_reg = r600_set_surface_reg,
set_reg(cd, regs, &idx, max_regs, IO_SLC_CFGREG_GFIR, gfir);
set_reg(cd, regs, &idx, max_regs, IO_SLU_UNITCFG, sluid);
set_reg(cd, regs, &idx, max_regs, IO_APP_UNITCFG, appid);
set_reg(cd, regs, &idx, max_regs, ufir_addr, ufir);
set_reg(cd, regs, &idx, max_regs, ufec_addr, ufec);
set_reg(cd, regs, &idx, max_regs, sfir_addr, sfir);
set_reg(cd, regs, &idx, max_regs, sfec_addr, sfec);
void (*set_reg)(struct ieee80211_hw *hw, u32 regaddr, u32 data))
set_reg(hw, v1, v2);
void (*set_reg)(struct ieee80211_hw *hw,
set_reg(hw, v1, v2);
k += save_reg(d, k, hw->mask_regs[i].set_reg, smp);
k += save_reg(d, k, hw->prio_regs[i].set_reg, smp);
k += save_reg(d, k, hw->ack_regs[i].set_reg, 0);
if (pr->set_reg && pr->clr_reg) {
reg_e = pr->set_reg;
if (!pr->set_reg)
reg_e = pr->set_reg;
reg_d = pr->set_reg;
reg_e = mr->set_reg;
reg_d = mr->set_reg;
if (mr->set_reg && mr->clr_reg) {
reg_d = mr->set_reg;
if (mr->set_reg) {
reg_e = mr->set_reg;
reg_d = mr->set_reg;
u8 set_reg;
.set_reg = 0x00,
.set_reg = 0x00,
.set_reg = 0x00,
.set_reg = 0x05,
type->set_reg,
unsigned long set_reg, clr_reg, reg_width;
unsigned long set_reg, clr_reg, reg_width, field_width;