sci_getreg
reg = sci_getreg(port, s->params->overrun_reg);
if (sci_getreg(port, HSRTRGR)->size) {
if (sci_getreg(port, HSRTRGR)->size)
(sci_getreg(port, SCxTDR)->offset << port->regshift);
(sci_getreg(port, SCxRDR)->offset << port->regshift);
else if (sci_getreg(port, s->params->overrun_reg)->size)
} else if (sci_getreg(port, SCSPTR)->size) {
} else if (sci_getreg(port, SCSPTR)->size) {
reg = sci_getreg(port, SCFCR);
if (!sci_getreg(port, SCSPTR)->size) {
reg = sci_getreg(port, SCFCR);
if (sci_getreg(port, SCLSR)->size) {
if (s->clk_rates[SCI_SCIF_CLK] && sci_getreg(port, SCDL)->size) {
if (s->clk_rates[SCI_BRG_INT] && sci_getreg(port, SCDL)->size) {
if (best_clk >= 0 && sci_getreg(port, SCCKS)->size) {
if (sci_getreg(port, SEMR)->size)
if (sci_getreg(port, HSSRR)->size) {
reg = sci_getreg(port, SCFCR);
if (sci_getreg(port, SCDL)->size)
if (sci_getreg(port, SCCKS)->size)
if (sci_getreg(port, SCSMR)->size)
if (sci_getreg(port, SCSCR)->size)
if (sci_getreg(port, SCFCR)->size)
if (sci_getreg(port, SCSPTR)->size)
if (sci_getreg(port, SCBRR)->size)
if (sci_getreg(port, HSSRR)->size)
if (sci_getreg(port, SCPCR)->size)
if (sci_getreg(port, SCPDR)->size)
if (sci_getreg(port, SEMR)->size)
if (sci_getreg(port, SCDL)->size)
if (sci_getreg(port, SCCKS)->size)
if (sci_getreg(port, SCSMR)->size)
if (sci_getreg(port, SCSCR)->size)
if (sci_getreg(port, SCFCR)->size)
if (sci_getreg(port, SCSPTR)->size)
if (sci_getreg(port, SCBRR)->size)
if (sci_getreg(port, HSSRR)->size)
if (sci_getreg(port, SCPCR)->size)
if (sci_getreg(port, SCPDR)->size)
if (sci_getreg(port, SEMR)->size)
const struct plat_sci_reg *reg = sci_getreg(p, offset);
const struct plat_sci_reg *reg = sci_getreg(p, offset);
} else if (sci_getreg(port, SCSPTR)->size && s->regtype != SCIx_RZV2H_SCIF_REGTYPE) {
reg = sci_getreg(port, SCTFDR);
reg = sci_getreg(port, SCFDR);
reg = sci_getreg(port, SCRFDR);
reg = sci_getreg(port, SCFDR);