rsci_serial_in
ctrl = rsci_serial_in(port, CCR0);
rsci_serial_out(port, CCR1, rsci_serial_in(port, CCR1) |
u32 fcr = rsci_serial_in(port, FCR);
ctrl = rsci_serial_in(port, FCR);
return rsci_serial_in(port, FTSR);
u32 val = rsci_serial_in(port, FRSR);
unsigned int status = rsci_serial_in(port, CSR);
rsci_serial_out(port, CCR1, rsci_serial_in(port, CCR1) | CCR1_SPLP);
ctrl = rsci_serial_in(port, CCR0);
ctrl = rsci_serial_in(port, CCR0);
ctrl = rsci_serial_in(port, CCR0);
status = rsci_serial_in(port, CSR);
ctrl = rsci_serial_in(port, CCR0);
ctrl = rsci_serial_in(port, CCR0);
status = rsci_serial_in(port, CSR);
frsr_status = rsci_serial_in(port, FRSR);
rdat = rsci_serial_in(port, RDR);
rsci_serial_in(port, CSR); /* dummy read */
rsci_serial_in(port, RDR);
rsci_serial_in(port, CSR); /* dummy read */
ccr1_val = rsci_serial_in(port, CCR1);
ccr0_val = rsci_serial_in(port, CCR0);
.read_reg = rsci_serial_in,