nvt_cir_wake_reg_read
config = nvt_cir_wake_reg_read(nvt, CIR_WAKE_IRCON);
fifo_len = nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_COUNT);
while (nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY_IDX))
nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY);
duration = nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY);
nvt_cir_wake_reg_read(nvt, CIR_WAKE_IRCON));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_IRSTS));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_IREN));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_CMP_DEEP));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_CMP_TOL));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_COUNT));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_SLCH));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_SLCL));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFOCON));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_SRXFSTS));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_SAMPLE_RX_FIFO));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_WR_FIFO_DATA));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY_IDX));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_IGNORE));
nvt_cir_wake_reg_read(nvt, CIR_WAKE_IRFSM));
fifo_len = nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFO_COUNT);
nvt_cir_wake_reg_read(nvt, CIR_WAKE_RD_FIFO_ONLY));
config = nvt_cir_wake_reg_read(nvt, CIR_WAKE_IRCON);
val = nvt_cir_wake_reg_read(nvt, CIR_WAKE_FIFOCON);