mlx5e_mpwrq_umr_mode
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, NULL);
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
enum mlx5e_mpwrq_umr_mode umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);
u8 mlx5e_mpwrq_umr_entry_size(enum mlx5e_mpwrq_umr_mode mode)
enum mlx5e_mpwrq_umr_mode
mlx5e_mpwrq_umr_mode(struct mlx5_core_dev *mdev, struct mlx5e_xsk_param *xsk);
u8 mlx5e_mpwrq_umr_entry_size(enum mlx5e_mpwrq_umr_mode mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
enum mlx5e_mpwrq_umr_mode umr_mode);
mlx5e_mpwrq_umr_mode(priv->mdev, &xsk) == MLX5E_MPWRQ_UMR_MODE_OVERSIZED) {
enum mlx5e_mpwrq_umr_mode umr_mode)
static u16 mlx5e_mpwrq_umr_octowords(u32 entries, enum mlx5e_mpwrq_umr_mode umr_mode)
static u8 mlx5e_mpwrq_access_mode(enum mlx5e_mpwrq_umr_mode umr_mode)
enum mlx5e_mpwrq_umr_mode umr_mode,
enum mlx5e_mpwrq_umr_mode umr_mode = MLX5E_MPWRQ_UMR_MODE_ALIGNED;
rq->mpwqe.umr_mode = mlx5e_mpwrq_umr_mode(mdev, xsk);