lp_gpio_reg
acpi_use = lp_gpio_reg(&lg->chip, pin, LP_ACPI_OWNED);
void __iomem *ioxapic_use = lp_gpio_reg(chip, offset, LP_IRQ2IOXAPIC);
void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
void __iomem *reg = lp_gpio_reg(&lg->chip, grp->grp.pins[i], LP_CONFIG1);
void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
ena = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_STAT);
void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
reg = lp_gpio_reg(&lg->chip, hwirq, LP_CONFIG1);
reg = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
lp_gpio_enable_input(lp_gpio_reg(chip, i, LP_CONFIG2));