intel_gt_mcr_read_any
lmem_range = intel_gt_mcr_read_any(to_gt(i915), XEHP_TILE0_ADDR_RANGE) & 0xFFFF;
intel_gt_mcr_read_any(gt, XEHP_RING_FAULT_REG);
fault = intel_gt_mcr_read_any(gt, XEHP_RING_FAULT_REG);
intel_gt_mcr_read_any(gt, XEHP_FAULT_TLB_DATA0),
intel_gt_mcr_read_any(gt, XEHP_FAULT_TLB_DATA1));
u32 val = intel_gt_mcr_read_any(gt, reg);
#define done ((intel_gt_mcr_read_any(gt, reg) & mask) == value)
u32 intel_gt_mcr_read_any(struct intel_gt *gt, i915_mcr_reg_t reg);
lmem_range = intel_gt_mcr_read_any(to_gt(i915), XEHP_TILE0_ADDR_RANGE) & 0xFFFF;
flat_ccs_base = intel_gt_mcr_read_any(gt, XEHP_FLAT_CCS_BASE_ADDR);
ee->fault_reg = intel_gt_mcr_read_any(engine->gt,
gt->fault_data0 = intel_gt_mcr_read_any((struct intel_gt *)gt->_gt,
gt->fault_data1 = intel_gt_mcr_read_any((struct intel_gt *)gt->_gt,
val = intel_gt_mcr_read_any(to_gt(i915), GEN8_L3SQCREG1);
intel_gt_mcr_read_any(to_gt(i915), GEN8_L3SQCREG1);