enetc_port_mac_wr
enetc_port_mac_wr(si, ENETC_PM0_SINGLE_STEP, val);
enetc_port_mac_wr(si, ENETC4_PM_SINGLE_STEP(0), val);
EXPORT_SYMBOL_GPL(enetc_port_mac_wr);
void enetc_port_mac_wr(struct enetc_si *si, u32 reg, u32 val);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(si, ENETC4_PM_MAXFRM(0),
enetc_port_mac_wr(si, ENETC4_PM_IF_MODE(0), val);
enetc_port_mac_wr(si, ENETC4_PM_IF_MODE(0), val);
enetc_port_mac_wr(si, ENETC4_PM_IF_MODE(0), val);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(pf->si, ENETC4_PM_PAUSE_QUANTA(0), init_quanta);
enetc_port_mac_wr(pf->si, ENETC4_PM_PAUSE_THRESH(0), refresh_quanta);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(si, ENETC4_PM_CMD_CFG(0), val);
enetc_port_mac_wr(si, ENETC_PM0_IF_MODE, reg);
enetc_port_mac_wr(si, ENETC_PM0_CMD_CFG, reg);
enetc_port_mac_wr(si, ENETC_PM0_MAXFRM,
enetc_port_mac_wr(si, ENETC_PM0_CMD_CFG, ENETC_PM0_CMD_PHY_TX_EN |
enetc_port_mac_wr(si, ENETC_PM0_RX_FIFO, ENETC_PM0_RX_FIFO_VAL);
enetc_port_mac_wr(si, ENETC_PM0_IF_MODE, val);
enetc_port_mac_wr(si, ENETC_PM0_IF_MODE, val);
enetc_port_mac_wr(si, ENETC_PM0_CMD_CFG, val);
enetc_port_mac_wr(si, ENETC_PM0_IF_MODE, val);
enetc_port_mac_wr(si, ENETC_PM0_PAUSE_QUANTA, init_quanta);
enetc_port_mac_wr(si, ENETC_PM0_PAUSE_THRESH, refresh_quanta);
enetc_port_mac_wr(si, ENETC_PM0_CMD_CFG, cmd_cfg);