emc_readl
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_DBG);
emc_cfg_o = emc_readl(emc, EMC_CFG);
emc_cfg_update = value = emc_readl(emc, EMC_CFG_UPDATE);
value = emc_readl(emc, EMC_FBIO_CFG5) & EMC_FBIO_CFG5_DRAM_TYPE_MASK;
emc_readl(emc, EMC_CFG);
emc_readl(emc, EMC_AUTO_CAL_CONFIG);
emc_dbg = emc_readl(emc, EMC_DBG);
emc_pin = emc_readl(emc, EMC_PIN);
emc_cfg_pipe_clk = emc_readl(emc, EMC_CFG_PIPE_CLK);
value = emc_readl(emc, EMC_CFG_DIG_DLL);
emc_readl(emc, EMC_AUTO_CAL_CONFIG); /* Flush write. */
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_DLL_CFG_1);
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_DIG_DLL_STATUS);
value = emc_readl(emc, EMC_DIG_DLL_STATUS);
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_CFG_DIG_DLL);
value = emc_readl(emc, EMC_FBIO_CFG5);
value = emc_readl(emc, EMC_FBIO_CFG7);
emc_readl(emc, EMC_INTSTATUS);
u32 emc_dbg = emc_readl(emc, EMC_DBG);
mpc_req = emc_readl(emc, EMC_MPC);