dst_lo
arm_bpf_put_reg32(dst_lo, ARM_LR, ctx);
arm_bpf_put_reg32(dst_lo, ARM_LR, ctx);
arm_bpf_put_reg32(dst_lo, ARM_LR, ctx);
arm_bpf_put_reg32(dst_lo, ARM_IP, ctx);
const s8 *rd = is_stacked(dst_lo) ? tmp : dst;
const s8 *rd = is_stacked(dst_lo) ? tmp : dst;
rd_lo = arm_bpf_get_reg32(dst_lo, tmp2[1], ctx);
arm_bpf_put_reg32(dst_lo, rd_lo, ctx);
emit_a32_alu_i(dst_lo, imm, ctx, BPF_OP(code));
emit_a32_alu_i(dst_lo, 0, ctx, BPF_OP(code));
emit_str_r(dst_lo, tmp2, off, ctx, BPF_SIZE(code));
emit_str_r(dst_lo, rs, off, ctx, BPF_SIZE(code));
const s8 *rd = is_stacked(dst_lo) ? tmp : dst;
emit_a32_mov_r(dst_lo, src_lo, ctx);
emit_a32_mov_r(dst_lo, src_lo, ctx);
} else if (is_stacked(src_lo) && is_stacked(dst_lo)) {
emit(ARM_STRD_I(tmp[1], ARM_FP, EBPF_SCRATCH_TO_ARM_FP(dst_lo)), ctx);
} else if (is_stacked(dst_lo)) {
emit(ARM_STRD_I(src[1], ARM_FP, EBPF_SCRATCH_TO_ARM_FP(dst_lo)), ctx);
if (is_stacked(dst_lo))
rd = dst_lo;
if (dst_lo != src_lo || off != 32)
arm_bpf_put_reg32(dst_lo, rd, ctx);
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX));
STACK_VAR(dst_lo));
EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX));
STACK_VAR(dst_lo));
EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EAX));
EMIT3(0xF7, add_1reg(0x60, IA32_EBP), STACK_VAR(dst_lo));
EMIT2(0xF7, add_1reg(0xE0, dst_lo));
EMIT3(0xF7, add_1reg(0x60, IA32_EBP), STACK_VAR(dst_lo));
EMIT2(0xF7, add_1reg(0xE0, dst_lo));
STACK_VAR(dst_lo));
EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EAX));
emit_ia32_mul_r(dst_lo, src_lo, dstk,
emit_ia32_mul_r(dst_lo, IA32_ECX, dstk,
emit_ia32_shift_r(BPF_OP(code), dst_lo, src_lo,
emit_ia32_shift_r(BPF_OP(code), dst_lo,
emit_ia32_div_mod_r(BPF_OP(code), dst_lo,
emit_ia32_div_mod_r(BPF_OP(code), dst_lo,
emit_ia32_shift_r(BPF_OP(code), dst_lo, IA32_ECX, dstk,
dst_lo, 0, dstk, &prog);
emit_ia32_mov_i(dst_lo, lo, dstk, &prog);
STACK_VAR(dst_lo));
EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX));
STACK_VAR(dst_lo));
EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX));
STACK_VAR(dst_lo));
EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EDX));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
EMIT2(0x89, add_2reg(0xC0, dreg_lo, dst_lo));
STACK_VAR(dst_lo));
EMIT2(0x89, add_2reg(0xC0, dreg_lo, dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
emit_ia32_mov_r(dst_lo, src_lo, dstk, sstk, pprog);
emit_ia32_mov_i(dst_lo, val, dstk, pprog);
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
emit_ia32_alu_r(is64, false, op, dst_lo, src_lo, dstk, sstk, &prog);
emit_ia32_alu_i(is64, false, op, dst_lo, val, dstk, &prog);
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
STACK_VAR(dst_lo));
u8 dreg_lo = dstk ? IA32_EAX : dst_lo;
STACK_VAR(dst_lo));
#define CCP5_CMD_DST_LO(p) (CCP5_CMD_DW4(p).dst_lo)
u32 dst_lo; /* NON-SHA */
u32 dst_lo;
desc.dst_lo = lower_32_bits(pt_engine->dst_dma);
desc.dst_lo = upper_32_bits(pt_engine->dst_dma);
u32 dst_lo;
lsdma_data->u.linear_copy_data.dst_lo = dst_addr & 0xFFFFFFFF;
lsdma_data->u.linear_sub_window_copy_data.dst_lo = copy_data.dst_lo;
lsdma_data->u.pio_copy_data.dst_lo = dst_addr & 0xFFFFFFFF;
lsdma_data->u.pio_constfill_data.dst_lo = dst_addr & 0xFFFFFFFF;
uint32_t dst_lo;
uint32_t dst_lo;
uint32_t dst_lo;
uint32_t dst_lo;
uint32_t dst_lo;
&pbd_e2->data.mac_addr.dst_lo,
&pbd_e2->data.mac_addr.dst_lo,
pbd_e2->data.mac_addr.dst_lo,
__le16 dst_lo;
__le16 dst_lo;
__le16 dst_lo;
wrp_mul_u32(struct nfp_prog *nfp_prog, swreg dst_hi, swreg dst_lo, swreg lreg,
emit_mul(nfp_prog, dst_lo, MUL_TYPE_STEP_32x32, MUL_LAST, reg_none());
wrp_mul_u16(struct nfp_prog *nfp_prog, swreg dst_hi, swreg dst_lo, swreg lreg,
emit_mul(nfp_prog, dst_lo, MUL_TYPE_STEP_16x16, MUL_LAST, reg_none());
swreg multiplier, multiplicand, dst_hi, dst_lo;
dst_lo = reg_both(dst_reg * 2);
wrp_mul_u32(nfp_prog, dst_hi, dst_lo, multiplicand, multiplier,
wrp_mul_u16(nfp_prog, dst_hi, dst_lo, multiplicand, multiplier);
swreg dst_lo, dst_hi, src_lo, src_mid;
dst_lo = reg_both(dst_gpr);
wrp_reg_subpart(nfp_prog, dst_lo, src_lo, len_lo, off);
wrp_reg_or_subpart(nfp_prog, dst_lo, src_mid, len_mid, len_lo);
wrp_reg_or_subpart(nfp_prog, dst_lo, src_mid,
swreg dst_lo, dst_hi, src_lo;
dst_lo = reg_both(dst_gpr);
wrp_reg_subpart(nfp_prog, dst_lo, src_lo, size, 0);
wrp_mov(nfp_prog, dst_lo, src_lo);
wrp_mov(nfp_prog, dst_lo, src_lo);
unsigned long long dst_lo;
unsigned long long dst_lo;