cpu_has_veic
if (!cpu_has_veic && !intc_node)
else if (cpu_has_veic)
else if (cpu_has_veic)
else if (cpu_has_veic)
#if defined(CONFIG_CPU_MIPSR2_IRQ_EI) && !defined(cpu_has_veic)
#elif !defined(cpu_has_veic)
if (cpu_has_veic)
if (cpu_has_veic)
if (!cpu_has_veic)
if (!cpu_has_veic)
if (cpu_has_veic)
if (cpu_has_veic)
if (cpu_has_veic)
BUG_ON(!cpu_has_veic && !cpu_has_vint);
if (cpu_has_veic) {
if (cpu_has_veic || cpu_has_vint) {
if (cpu_has_veic || cpu_has_vint)
if (cpu_has_veic || cpu_has_vint) {
int nvec = cpu_has_veic ? 64 : 8;
if (cpu_has_veic || cpu_has_vint)
base = cpu_has_veic ?
base = cpu_has_veic ?
if (cpu_has_veic)
if (cpu_has_veic)
} else if (cpu_has_veic) {
if (cpu_has_veic)
if (cpu_has_veic) {
if (cpu_has_veic) {
if (cpu_has_veic)
cpu_has_veic ? GIC_VX_CTL_EIC : 0);
if (cpu_has_veic) {