txcfg
outl (tx_flags, ioaddr + txcfg);
uint32_t txcfg, curLevel, newLevel;
txcfg = REG_READ(ah, AR_TXCFG);
curLevel = MS(txcfg, AR_FTRIG);
(txcfg & ~AR_FTRIG) | SM(newLevel, AR_FTRIG));
PUT_MACREG(txcfg, (fdx ? BMAC_TXCFG_FDX : 0) |
PUT_MACREG(txcfg, (fdx ? BMAC_TXCFG_FDX: 0));
PUT_MACREG(txcfg, GET_MACREG(txcfg) | BMAC_TXCFG_ENAB);
uint_t txcfg; /* tx configuration register [9-0] (RW) */
txcfg |= val << TXCFG_MXDMA_SHIFT;
txcfg |= ((lp->tx_fill_threshold/TXCFG_FIFO_UNIT) << TXCFG_FLTH_SHIFT)
OUTL(dp, TXCFG, txcfg);
txcfg, TXCFG_BITS, rxcfg, RXCFG_BITS));
uint32_t txcfg;
txcfg = TXCFG_ATP;
txcfg |= (TXCFG_CSI | TXCFG_HBI);
PUT_MACREG(txcfg, GET_MACREG(txcfg) & ~BMAC_TXCFG_ENAB);
if ((GET_MACREG(txcfg) & 1) == 0)
PUT_MACREG(txcfg, ((param_mode ? BMAC_TXCFG_FDX: 0) |
PUT_MACREG(txcfg, ((param_mode ? BMAC_TXCFG_FDX: 0) |
PUT_MACREG(txcfg,
PUT_MACREG(txcfg,
PUT_MACREG(txcfg, GET_MACREG(txcfg) | BMAC_TXCFG_ENAB)
PUT_MACREG(txcfg, GET_MACREG(txcfg) & ~BMAC_TXCFG_ENAB)
uint32_t txcfg; /* 0x6030 tx config reg [8-0] (RW) */