spd_nvl_insert_u32
spd_nvl_insert_u32(si, key, maps[i].svm_use);
spd_nvl_insert_u32(si, key, act);
spd_nvl_insert_u32(si, key, flag);
spd_nvl_insert_u32(si, key, val);
spd_nvl_insert_u32(si, SPD_KEY_REV_ENC, enc);
spd_nvl_insert_u32(si, SPD_KEY_REV_ADD, add);
spd_nvl_insert_u32(si, key, si->si_data[off]);
spd_nvl_insert_u32(si, SPD_KEY_MOD_DESIGN_REV, rev + hrev);
spd_nvl_insert_u32(si, SPD_KEY_MOD_DESIGN_REV, rev);
spd_nvl_insert_u32(si, key, crc);
spd_nvl_insert_u32(sip, SPD_KEY_INCOMPLETE,
extern void spd_nvl_insert_u32(spd_info_t *, const char *, uint32_t);
spd_nvl_insert_u32(si, SPD_KEY_NBGRP_BITS, 0);
spd_nvl_insert_u32(si, SPD_KEY_NSUBCHAN, 1);
spd_nvl_insert_u32(si, SPD_KEY_DRAM_NCHAN, 1);
spd_nvl_insert_u32(si, key, SPD_DDR3_FTB_PS);
spd_nvl_insert_u32(si, key, SPD_DDR3_MTB_PS);
spd_nvl_insert_u32(si, SPD_KEY_DEV_TEMP_TYPE,
spd_nvl_insert_u32(si, SPD_KEY_DEV_SPD_TYPE, SPD_SPD_T_EE1002);
spd_nvl_insert_u32(si, SPD_KEY_DEV_RCD_TYPE, SPD_RCD_T_SSTE32882);
spd_nvl_insert_u32(si, SPD_KEY_DEV_DB_TYPE, SPD_DB_T_DDR3MB);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_EXTD_Y, y);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_EXTD_CS, cs);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_EXTD_ODT, odt);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_EXTD_CKE, cke);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_ADDD_Y, val);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_ADDD_CS, val);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_ADDD_CKE, val);
spd_nvl_insert_u32(si, SPD_KEY_DDR3_MB_ADDD_ODT, val);
spd_nvl_insert_u32(si, die_key, ndie);
spd_nvl_insert_u32(si, SPD_KEY_PPR_GRAN,
spd_nvl_insert_u32(si, SPD_KEY_PPR, flags);
spd_nvl_insert_u32(si, SPD_KEY_NSUBCHAN, 1);
spd_nvl_insert_u32(si, SPD_KEY_DRAM_NCHAN, 1);
spd_nvl_insert_u32(si, SPD_KEY_DEV_TEMP_TYPE,
spd_nvl_insert_u32(si, SPD_KEY_DEV_SPD_TYPE, SPD_SPD_T_EE1004);
spd_nvl_insert_u32(si, SPD_KEY_MOD_NROWS, nrow);
spd_nvl_insert_u32(si, SPD_KEY_MOD_NREGS, nreg);
spd_nvl_insert_u32(si, SPD_KEY_DRAM_NCHAN, 1);
spd_nvl_insert_u32(si, SPD_KEY_PPR_GRAN,
spd_nvl_insert_u32(si, SPD_KEY_PPR_GRAN,
spd_nvl_insert_u32(si, SPD_KEY_PPR, flags);
spd_nvl_insert_u32(si, SPD_KEY_DDR5_FLT, flt);
spd_nvl_insert_u32(si, SPD_KEY_BETA, beta);
spd_nvl_insert_u32(si, key, data);
spd_nvl_insert_u32(si, key, flags);
spd_nvl_insert_u32(si, key, flags);
spd_nvl_insert_u32(si, brc_sup_key, brc_flags);
spd_nvl_insert_u32(si, SPD_KEY_MOD_REV_ENC, enc);
spd_nvl_insert_u32(si, SPD_KEY_MOD_REV_ADD, add);
spd_nvl_insert_u32(si, SPD_KEY_PPR_GRAN,
spd_nvl_insert_u32(si, SPD_KEY_PPR, flags);
spd_nvl_insert_u32(si, SPD_KEY_ECC_WIDTH, 0);
spd_nvl_insert_u32(si, SPD_KEY_DEV_TEMP_TYPE, SPD_TEMP_T_TSE2004av);
spd_nvl_insert_u32(si, key, rwlat);
spd_nvl_insert_u32(si, SPD_KEY_DEV_SPD_TYPE, SPD_SPD_T_EE1002);
spd_nvl_insert_u32(si, SPD_KEY_DEV_SPD_TYPE, SPD_SPD_T_EE1004);
spd_nvl_insert_u32(si, key, flags);
spd_nvl_insert_u32(si, SPD_KEY_BETA, beta);