DIP_TO_HANDLE
if ((ret = hvio_msi_init(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_getmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_setmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_getvalid(DIP_TO_HANDLE(dip), msg_type,
if ((ret = hvio_msg_setvalid(DIP_TO_HANDLE(dip), msg_type,
if ((ret = hvio_intr_devino_to_sysino(DIP_TO_HANDLE(dip),
if ((ret = hvio_intr_getvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_intr_setvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_intr_getstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_intr_setstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_intr_gettarget(DIP_TO_HANDLE(dip), pxu_p,
if ((ret = hvio_intr_settarget(DIP_TO_HANDLE(dip), pxu_p,
if ((ret = hvio_iommu_getmap(DIP_TO_HANDLE(dip), pxu_p, tsbid,
if ((ret = hvio_iommu_getbypass(DIP_TO_HANDLE(dip), pxu_p, ra,
if ((ret = hvio_msiq_init(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_getvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_setvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_getstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_setstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_gethead(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_sethead(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_gettail(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_getstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msi_setstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_getmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_setmsiq(DIP_TO_HANDLE(dip),
if ((ret = hvio_msg_getvalid(DIP_TO_HANDLE(dip), msg_type,
if ((ret = hvio_msg_setvalid(DIP_TO_HANDLE(dip), msg_type,
if ((ret = hvio_config_get(DIP_TO_HANDLE(dip), bdf, off,
if ((ret = hvio_config_put(DIP_TO_HANDLE(dip), bdf, off,
(uint64_t)DIP_TO_HANDLE(dip), px_p->px_cb_fault.px_intr_ino,
if ((ret = pci_error_send(DIP_TO_HANDLE(dip),
if (hvio_get_rp_mps_cap(DIP_TO_HANDLE(dip), bdf, mps) == H_EOK)
if (hvio_set_rp_mps(DIP_TO_HANDLE(dip), bdf, mps) == H_EOK)
if ((ret = hvio_intr_devino_to_sysino(DIP_TO_HANDLE(dip),
if ((ret = hvio_iommu_map(DIP_TO_HANDLE(dip),
if ((ret = hvio_iommu_demap(DIP_TO_HANDLE(dip),
if ((ret = hvio_iommu_getmap(DIP_TO_HANDLE(dip), tsbid,
if ((ret = hvio_iommu_getbypass(DIP_TO_HANDLE(dip), ra,
devhandle_t hdl = DIP_TO_HANDLE(dip); /* need to cache hdl */
if ((ret = hvio_msiq_conf(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_info(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_getvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_setvalid(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_getstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_setstate(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_gethead(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_sethead(DIP_TO_HANDLE(dip),
if ((ret = hvio_msiq_gettail(DIP_TO_HANDLE(dip),