ql_sem_spinlock
status = ql_sem_spinlock(qlge, SEM_ICB_MASK);
if (ql_sem_spinlock(qlge, QL_MAC_PROTOCOL_SEM_MASK) != DDI_SUCCESS) {
if (ql_sem_spinlock(qlge, QL_MAC_PROTOCOL_SEM_MASK) != DDI_SUCCESS) {
if (ql_sem_spinlock(qlge, qlge->xgmac_sem_mask)) {
status = ql_sem_spinlock(qlge, SEM_RT_IDX_MASK);
status = ql_sem_spinlock(qlge, SEM_RT_IDX_MASK);
(void) ql_sem_spinlock(qlge, SEM_RT_IDX_MASK);
if (ql_sem_spinlock(qlge, QL_PROCESSOR_SEM_MASK) != DDI_SUCCESS) {
if (ql_sem_spinlock(qlge, QL_FLASH_SEM_MASK)) {
if (ql_sem_spinlock(qlge, QL_FLASH_SEM_MASK) != DDI_SUCCESS) {
if (ql_sem_spinlock(qlge, QL_FLASH_SEM_MASK)) {
if (ql_sem_spinlock(qlge, QL_FLASH_SEM_MASK)) {
if (ql_sem_spinlock(qlge, qlge->xgmac_sem_mask) !=
if (ql_sem_spinlock(qlge, qlge->xgmac_sem_mask) !=
ret = ql_sem_spinlock(qlge, SEM_MAC_ADDR_MASK);
if (ql_sem_spinlock(qlge, QL_PROCESSOR_SEM_MASK) != DDI_SUCCESS) {
if (ql_sem_spinlock(qlge, QL_PROCESSOR_SEM_MASK) != DDI_SUCCESS) {
extern int ql_sem_spinlock(qlge_t *, uint32_t);