DDI_DMA_WRITE
reqp->dr_ctx_kaddr, size, DDI_DMA_CONSISTENT | DDI_DMA_WRITE,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
flags = DDI_DMA_WRITE | DDI_DMA_STREAMING;
dma_dir = (icp->ic_dir == AV1394_IR) ? DDI_DMA_READ : DDI_DMA_WRITE;
dma_flags = DDI_DMA_WRITE;
dma_flags |= DDI_DMA_WRITE;
len, DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_SLEEP, NULL,
atgep->atge_tx_buf_len, DDI_DMA_WRITE);
atgep->atge_rx_buf_len, DDI_DMA_WRITE);
atgep->atge_tx_buf_len, DDI_DMA_WRITE);
atgep->atge_tx_buf_len, DDI_DMA_WRITE);
dir = DDI_DMA_WRITE;
port->bdl_size, DDI_DMA_WRITE|DDI_DMA_CONSISTENT, DDI_DMA_SLEEP,
dir = DDI_DMA_WRITE;
port->bdl_size, DDI_DMA_WRITE|DDI_DMA_CONSISTENT, DDI_DMA_SLEEP,
dmaflags = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
dir = DDI_DMA_WRITE;
devc->pt_kaddr, len, DDI_DMA_CONSISTENT | DDI_DMA_WRITE,
devc->silence_kaddr, len, DDI_DMA_CONSISTENT | DDI_DMA_WRITE,
dir = DDI_DMA_WRITE;
dmaflags = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
DDI_DMA_WRITE | DDI_DMA_STREAMING);
dir = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
real_size, DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
dir = DDI_DMA_WRITE;
port->bdl_size, DDI_DMA_WRITE|DDI_DMA_CONSISTENT, DDI_DMA_SLEEP,
dir = DDI_DMA_WRITE;
dir = DDI_DMA_WRITE;
dmaflags = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
dmaflags = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
dflags = DDI_DMA_WRITE | DDI_DMA_CONSISTENT;
dir = DDI_DMA_WRITE;
dir = DDI_DMA_WRITE;
portc->sgd_kaddr, len, DDI_DMA_CONSISTENT | DDI_DMA_WRITE,
DDI_DMA_WRITE) != DDI_SUCCESS)
&bge_data_accattr, DDI_DMA_WRITE | BGE_DMA_MODE,
&bge_data_accattr, DDI_DMA_WRITE | BGE_DMA_MODE,
dir = DDI_DMA_WRITE;
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT, (void *)0,
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT, NULL,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
(DDI_DMA_WRITE | DDI_DMA_STREAMING),
if (hp->flags & DDI_DMA_WRITE)
(hp->flags & DDI_DMA_WRITE) &&
if (dmareqp->dmar_flags & DDI_DMA_WRITE)
DDI_DMA_WRITE|DDI_DMA_STREAMING,
direction = (flags&DMA_OUT)?DDI_DMA_WRITE:DDI_DMA_READ;
dma_flags = DDI_DMA_WRITE;
rc = alloc_desc_ring(sc, len, DDI_DMA_WRITE, &fl->dhdl,
rc = alloc_desc_ring(sc, len, DDI_DMA_WRITE, &eq->desc_dhdl,
return (alloc_dma_memory(sc, len, DDI_DMA_STREAMING | DDI_DMA_WRITE,
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT, NULL, &cookie,
&dmfe_data_accattr, DDI_DMA_WRITE | DMFE_DMA_MODE,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
elxl_reset_ring(&sc->ex_txring, DDI_DMA_WRITE);
if (dir == DDI_DMA_WRITE) {
if (!ex_alloc_ring(sc, EX_NTX, &sc->ex_txring, DDI_DMA_WRITE)) {
DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb, NULL,
DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb, NULL,
DDI_DMA_READ | DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb,
DDI_DMA_READ | DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb,
dma_flag = (DDI_DMA_WRITE | DDI_DMA_CONSISTENT);
pkt_len, DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT,
pkt->pkt_cmd, real_len, DDI_DMA_WRITE |
(caddr_t)bp->b_rptr, datalen, DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb, NULL,
DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb, NULL,
fpkt->pkt_cmd, real_len, DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
pkt->pkt_cmd, real_len, DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
if (hmeallocbuf(hmep, &hmep->hme_tbuf[i], DDI_DMA_WRITE) !=
DDI_DMA_WRITE | DDI_DMA_STREAMING,
dma_flags = DDI_DMA_WRITE;
dmaflags = DDI_DMA_WRITE | DDI_DMA_STREAMING;
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT,
(void *)mp->b_rptr, len, DDI_DMA_WRITE | DDI_DMA_STREAMING,
IPW2100_TXBD_SIZE, DDI_DMA_WRITE, DDI_DMA_CONSISTENT);
IPW2100_TXBUF_SIZE, DDI_DMA_WRITE, DDI_DMA_STREAMING);
IPW2100_RXBD_SIZE, DDI_DMA_WRITE, DDI_DMA_CONSISTENT);
DDI_DMA_WRITE, DDI_DMA_CONSISTENT);
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_WRITE, DDI_DMA_CONSISTENT);
IPW2200_TXBUF_SIZE, DDI_DMA_WRITE, DDI_DMA_STREAMING);
DDI_DMA_WRITE, DDI_DMA_CONSISTENT);
MAX_DR_SIZE, DDI_DMA_WRITE,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_CONSISTENT | DDI_DMA_WRITE, (void **)&ring->desc,
DDI_DMA_CONSISTENT | DDI_DMA_WRITE, (void **)&ring->cmd,
DDI_DMA_CONSISTENT | DDI_DMA_WRITE, NULL, &iwn_dma_accattr,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT,
dma_flags = DDI_DMA_WRITE;
mxdb->mxdb_va, mxdb->mxdb_len, DDI_DMA_WRITE | flags, memcb, NULL,
dma_flags = DDI_DMA_WRITE;
DDI_DMA_WRITE | DDI_DMA_STREAMING,
len, DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_SLEEP, NULL,
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_SLEEP, NULL,
DDI_DMA_WRITE|DDI_DMA_STREAMING, &dma, 0, DDI_DMA_DONTWAIT);
DDI_DMA_WRITE|DDI_DMA_STREAMING, &ss->tx.cp[h].dma, 1,
&nge_data_accattr, DDI_DMA_WRITE | NGE_DMA_MODE,
DDI_DMA_STREAMING | DDI_DMA_WRITE,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_STREAMING | DDI_DMA_WRITE,
DDI_DMA_WRITE, &qp->nq_sqdma) != DDI_SUCCESS)
args.ica_dma_flags = DDI_DMA_WRITE;
if ((args->ica_dma_flags & DDI_DMA_WRITE) != 0 &&
args.ica_dma_flags = DDI_DMA_WRITE;
args.ica_dma_flags = DDI_DMA_WRITE;
args.ica_dma_flags = DDI_DMA_WRITE;
args.ica_dma_flags |= DDI_DMA_WRITE;
DDI_DMA_WRITE | DDI_DMA_STREAMING,
dma_flags = DDI_DMA_WRITE;
DDI_DMA_STREAMING | DDI_DMA_WRITE,
DDI_DMA_STREAMING, DDI_DMA_WRITE | DDI_DMA_STREAMING);
DDI_DMA_WRITE | DDI_DMA_STREAMING, pbuf);
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
dma_flags = DDI_DMA_WRITE;
if (dma_flags & DDI_DMA_WRITE) {
if ((pkt->pkt_dma_flags & DDI_DMA_WRITE) != 0)
dma_flags = DDI_DMA_WRITE;
} else if (pkt->pkt_dma_flags & DDI_DMA_WRITE) {
PAGE_SIZE, DDI_DMA_WRITE | DDI_DMA_CONSISTENT, cb, NULL,
dma_flags = DDI_DMA_WRITE;
} else if (pkt->pkt_dma_flags & DDI_DMA_WRITE) {
dma_flags |= DDI_DMA_WRITE;
(pkt->pkt_dma_flags & (DDI_DMA_WRITE | DDI_DMA_READ))) {
(pkt->pkt_dma_flags & DDI_DMA_WRITE) ?
DDI_DMA_WRITE | DDI_DMA_STREAMING,
dma_attr.sdba_bindflags = DDI_DMA_WRITE | DDI_DMA_STREAMING;
stmp->stm_base, stmp->stm_size, DDI_DMA_WRITE | DDI_DMA_STREAMING,
DDI_DMA_CONSISTENT | DDI_DMA_WRITE, kmflag)) == NULL) {
DDI_DMA_CONSISTENT | DDI_DMA_WRITE, KM_SLEEP);
DDI_DMA_WRITE | DDI_DMA_STREAMING, KM_SLEEP) !=
DDI_DMA_STREAMING | DDI_DMA_WRITE, KM_SLEEP)) == NULL) {
if (pkt->pkt_dma_flags & DDI_DMA_WRITE) {
&virtio_dma_attr, DDI_DMA_STREAMING | DDI_DMA_READ | DDI_DMA_WRITE,
DDI_DMA_CONSISTENT | DDI_DMA_WRITE,
DDI_DMA_STREAMING | DDI_DMA_WRITE);
DDI_DMA_WRITE | DDI_DMA_STREAMING,
flags = DDI_DMA_WRITE;
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_DONTWAIT, 0,
DDI_DMA_STREAMING | DDI_DMA_WRITE);
#define DDI_DMA_RDWR (DDI_DMA_READ | DDI_DMA_WRITE)
int dma_flags = (IS_READ(bp) ? DDI_DMA_READ : DDI_DMA_WRITE) |
DDI_DMA_WRITE | DDI_DMA_STREAMING,
if (R == 0 && ((dmareq->dmar_flags & DDI_DMA_WRITE) ||
if (dmareq->dmar_flags & DDI_DMA_WRITE) {
if (dmareq->dmar_flags & DDI_DMA_WRITE)
if ((dmareq->dmar_flags & (DDI_DMA_READ | DDI_DMA_WRITE)) == 0) {
(hp->dmai_rflags & DDI_DMA_WRITE)) {
(hp->dmai_rflags & DDI_DMA_WRITE)) {
if ((window->wd_dosync) && (hp->dmai_rflags & DDI_DMA_WRITE)) {
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_SLEEP, NULL,
dma_flags = DDI_DMA_WRITE;
dma_flags = DDI_DMA_WRITE;
flags = DDI_DMA_WRITE | DDI_DMA_PARTIAL;
DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
dma_flags = DDI_DMA_WRITE;
DDI_DMA_WRITE | DDI_DMA_STREAMING, DDI_DMA_SLEEP, 0,
pp->dma_dir = DDI_DMA_WRITE; /* this is a forward transfer */
ASSERT(pp->dma_dir == DDI_DMA_READ || pp->dma_dir == DDI_DMA_WRITE);
if (pp->dma_dir == DDI_DMA_WRITE) {
dmar_flags = DDI_DMA_WRITE;
if (dmar_flags & DDI_DMA_WRITE) {
fmdatlen, DDI_DMA_WRITE | DDI_DMA_STREAMING | DDI_DMA_PARTIAL,
dmar_flags = DDI_DMA_WRITE;
if (dmar_flags & DDI_DMA_WRITE) {
dma_flags = DDI_DMA_WRITE;
dir = DDI_DMA_WRITE;
erip->tbuf_kaddr, size, DDI_DMA_WRITE | DDI_DMA_CONSISTENT,
flags = DDI_DMA_WRITE;
dma_flags = DDI_DMA_WRITE | DDI_DMA_PARTIAL;
((flags & DDI_DMA_WRITE) ? PCI_MAP_ATTR_READ : 0) | \