BITMASK
uint32_t topbit = BITMASK(p_cm->cm_width-1);
uint32_t topbit = BITMASK(p_cm->cm_width-1);
v |= BITMASK((b-1)-i);
v &= ~BITMASK((b-1)-i);
((sigset)->__sigbits[SIGWORD(sig)] |= BITMASK(sig))
(((sigset)->__sigbits[SIGWORD(sig)] & BITMASK(sig)) != 0)
uint32_t topbit = BITMASK(p_cm->cm_width-1);
uint32_t topbit = BITMASK(p_cm->cm_width-1);
v |= BITMASK((b-1)-i);
v &= ~BITMASK((b-1)-i);
(uint8_t)(1 << (i & BITMASK));
(uint8_t)(1 << (i & BITMASK)))
err_bit = (uint32_t)BITMASK(err_bit_descr->bit);
regs.ue_reg = (uint32_t)BITMASK(err_bit_descr->bit - 32);
regs.ce_reg = (uint32_t)BITMASK(err_bit_descr->bit);
regs.ce_reg = (uint32_t)BITMASK(err_bit_descr->bit - 32);
#define CHP_O BITMASK(PX_CHIP_OBERON)
#define CHP_F BITMASK(PX_CHIP_FIRE)
chip_mask = BITMASK(chip_type);
imu_log_mask = BITMASK(IMU_ERROR_LOG_ENABLE_FATAL_MES_NOT_EN_LOG_EN) |
BITMASK(IMU_ERROR_LOG_ENABLE_NONFATAL_MES_NOT_EN_LOG_EN) |
BITMASK(IMU_ERROR_LOG_ENABLE_COR_MES_NOT_EN_LOG_EN);
BITMASK(IMU_INTERRUPT_ENABLE_FATAL_MES_NOT_EN_S_INT_EN) |
BITMASK(IMU_INTERRUPT_ENABLE_NONFATAL_MES_NOT_EN_S_INT_EN) |
BITMASK(IMU_INTERRUPT_ENABLE_COR_MES_NOT_EN_S_INT_EN) |
BITMASK(IMU_INTERRUPT_ENABLE_FATAL_MES_NOT_EN_P_INT_EN) |
BITMASK(IMU_INTERRUPT_ENABLE_NONFATAL_MES_NOT_EN_P_INT_EN) |
BITMASK(IMU_INTERRUPT_ENABLE_COR_MES_NOT_EN_P_INT_EN);
chip_mask = BITMASK(PX_CHIP_TYPE(pxu_p));