PX_CHIP_FIRE
#define CHP_F BITMASK(PX_CHIP_FIRE)
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
{LPU_LINK_LAYER_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_PHY_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_RECEIVE_PHY_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_TRANSMIT_PHY_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_GIGABLAZE_GLUE_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_LTSSM_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_RESET, PX_CHIP_FIRE},
{LPU_DEBUG_CONFIG, PX_CHIP_FIRE},
{LPU_INTERRUPT_MASK, PX_CHIP_FIRE},
{LPU_LINK_LAYER_CONFIG, PX_CHIP_FIRE},
{LPU_FLOW_CONTROL_UPDATE_CONTROL, PX_CHIP_FIRE},
{LPU_TXLINK_FREQUENT_NAK_LATENCY_TIMER_THRESHOLD, PX_CHIP_FIRE},
{LPU_TXLINK_REPLAY_TIMER_THRESHOLD, PX_CHIP_FIRE},
{LPU_REPLAY_BUFFER_MAX_ADDRESS, PX_CHIP_FIRE},
{LPU_TXLINK_RETRY_FIFO_POINTER, PX_CHIP_FIRE},
{LPU_LTSSM_CONFIG2, PX_CHIP_FIRE},
{LPU_LTSSM_CONFIG3, PX_CHIP_FIRE},
{LPU_LTSSM_CONFIG4, PX_CHIP_FIRE},
{LPU_LTSSM_CONFIG5, PX_CHIP_FIRE},
px_paddr_mask = (chip_type == PX_CHIP_FIRE) ? MMU_FIRE_PADDR_MASK :
PX_CHIP_FIRE : PX_CHIP_UNIDENTIFIED);
(pxu_p->chip_type == PX_CHIP_FIRE) ?
(pxu_p->chip_type == PX_CHIP_FIRE) ? PX_ERR_JBC : PX_ERR_UBC,
case PX_CHIP_FIRE:
case PX_CHIP_FIRE:
case PX_CHIP_FIRE: