PCIE_ADV_BDG_REG
PCIE_ADV_BDG_REG(pfd_p) =
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf =
kmem_free(PCIE_ADV_BDG_REG(pfd_p),
(PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_status & \
((PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_mask) ^ 0xFFFFFFFF))
parent_saer_p = PCIE_ADV_BDG_REG(parent_pfd_p);
saer_p = PCIE_ADV_BDG_REG(pfd_p);
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_status = s_aer_ue;
switch (PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_status) {
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_trans = 0;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf = PCIE_INVALID_BDF;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_addr = 0;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_trans = trans_type;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf = bdf;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_addr = addr;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_ctl,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_status,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_mask,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_sev,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_hdr[0],
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_hdr[1],
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_hdr[2],
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_hdr[3],
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_status)) {
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_trans,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_addr,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf,
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_trans = 0;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_addr = 0;
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf =
bzero(PCIE_ADV_BDG_REG(pfd_p),
PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_tgt_bdf =
pf_pcie_adv_bdg_err_regs_t *reg_p = PCIE_ADV_BDG_REG(pfd_p);
PCIE_ADV_BDG_REG(pfd_p);
PF_FIRST_SAER_ERR(bit, PCIE_ADV_BDG_REG(pfd_p)))
PCIE_ADV_BDG_REG(pfd_p);
#define PCIE_ADV_BDG_HDR(pfd_p, n) PCIE_ADV_BDG_REG(pfd_p)->pcie_sue_hdr[n]