MDIO_WC_REG_IEEE0BLK_MIICNTL
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x1200);
{MDIO_AN_DEVAD, MDIO_WC_REG_IEEE0BLK_MIICNTL, 0},
{MDIO_AN_DEVAD, MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x0},
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x2040);
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x4000);
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x0);
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x100);
{MDIO_WC_DEVAD, MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x2040},
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x1200);
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0xfffe);
MDIO_WC_REG_IEEE0BLK_MIICNTL, 0x1);