GEM_READ_4
v = GEM_READ_4(sc, GEM_MAC_RX_CONFIG);
v = GEM_READ_4(sc, GEM_MAC_TX_CONFIG);
txlast = GEM_READ_4(sc, GEM_TX_COMPLETION);
__func__, GEM_READ_4(sc, GEM_TX_STATE_MACHINE),
((long long)GEM_READ_4(sc, GEM_TX_DATA_PTR_HI) << 32) |
GEM_READ_4(sc, GEM_TX_DATA_PTR_LO),
GEM_READ_4(sc, GEM_TX_COMPLETION));
rxcomp = GEM_READ_4(sc, GEM_RX_COMPLETION);
sc->sc_rxptr, GEM_READ_4(sc, GEM_RX_COMPLETION));
GEM_READ_4(sc, GEM_PCI_ERROR_STATUS));
status = GEM_READ_4(sc, GEM_STATUS);
GEM_READ_4(sc, GEM_MII_INTERRUP_STATUS) |
GEM_READ_4(sc, GEM_MII_INTERRUP_STATUS);
status2 = GEM_READ_4(sc, GEM_MAC_CONTROL_STATUS);
status2 = GEM_READ_4(sc, GEM_MAC_TX_STATUS);
status2 = GEM_READ_4(sc, GEM_MAC_RX_STATUS);
__func__, GEM_READ_4(sc, GEM_RX_CONFIG),
GEM_READ_4(sc, GEM_MAC_RX_STATUS),
GEM_READ_4(sc, GEM_MAC_RX_CONFIG));
__func__, GEM_READ_4(sc, GEM_TX_CONFIG),
GEM_READ_4(sc, GEM_MAC_TX_STATUS),
GEM_READ_4(sc, GEM_MAC_TX_CONFIG));
GEM_READ_4(sc, GEM_MIF_CONFIG) & ~GEM_MIF_CONFIG_BB_ENA);
return (GEM_READ_4(sc, reg));
v = GEM_READ_4(sc, GEM_MIF_FRAME);
v = GEM_READ_4(sc, GEM_MIF_FRAME);
v = GEM_READ_4(sc, GEM_MAC_CONTROL_CONFIG) &
if ((GEM_READ_4(sc, GEM_MIF_CONFIG) &
v = GEM_READ_4(sc, GEM_MIF_CONFIG);
GEM_READ_4(sc, GEM_RX_FIFO_SIZE);
v = GEM_READ_4(sc, GEM_TX_FIFO_SIZE);
GEM_READ_4(sc, GEM_MAC_NORM_COLL_CNT) +
GEM_READ_4(sc, GEM_MAC_FIRST_COLL_CNT));
v = GEM_READ_4(sc, GEM_MAC_EXCESS_COLL_CNT) +
GEM_READ_4(sc, GEM_MAC_LATE_COLL_CNT);
GEM_READ_4(sc, GEM_MAC_RX_LEN_ERR_CNT) +
GEM_READ_4(sc, GEM_MAC_RX_ALIGN_ERR) +
GEM_READ_4(sc, GEM_MAC_RX_CRC_ERR_CNT) +
GEM_READ_4(sc, GEM_MAC_RX_CODE_VIOL));
reg = GEM_READ_4(sc, r);
GEM_READ_4(sc, GEM_RX_CONFIG) | GEM_RX_CONFIG_RXDMA_EN);
GEM_READ_4(sc, GEM_MAC_RX_CONFIG) & ~GEM_MAC_RX_ENABLE);
GEM_READ_4(sc, GEM_MAC_TX_CONFIG) & ~GEM_MAC_TX_ENABLE);
if ((GEM_READ_4(sc, GEM_PCI_BIF_CONFIG) & GEM_PCI_BIF_CNF_M66EN) != 0)
GEM_READ_4((sc), GEM_PCI_ROM_OFFSET + (offs))