PCIR_MAX_BAR_0
#define MAX_MMIOSEGS ((PCIR_MAX_BAR_0 + 1) + 1)
req_mask = ((1 << (PCIR_MAX_BAR_0 + 1)) - 1) & ~mask;
for (bar = PCIR_MAX_BAR_0; bar >= 0; bar--) {
for (bar = PCIR_MAX_BAR_0; bar >= 0; bar--) {
for (i = 0; i <= PCIR_MAX_BAR_0; i++) {
for (bar = 0; bar <= PCIR_MAX_BAR_0; bar++) {
struct resource *region_table[PCIR_MAX_BAR_0 + 1]; /* Not needed. */
for (i = 0; i <= PCIR_MAX_BAR_0; i++)
void *mmio_table[PCIR_MAX_BAR_0 + 1];
struct resource *res_table[PCIR_MAX_BAR_0 + 1];
if (bar < 0 || bar > PCIR_MAX_BAR_0)
for (bar = PCIR_MAX_BAR_0; bar >= 0; bar--) {
for (bar = PCIR_MAX_BAR_0; bar >= 0; bar--) {
for (i = 0; i < PCIR_MAX_BAR_0; i++)
#define MAX_NUM_BARS (PCIR_MAX_BAR_0 + 1)
if (bar < 0 || bar > PCIR_MAX_BAR_0)
if (bar < 0 || bar > PCIR_MAX_BAR_0)
if (bar < 0 || bar > PCIR_MAX_BAR_0)
struct isab_pci_resource isab_pci_res[PCIR_MAX_BAR_0 + 1];
for (u_int i = 0; i <= PCIR_MAX_BAR_0; i++) {
for (i = 0; i <= PCIR_MAX_BAR_0; i++) {
for (i = 0; i <= PCIR_MAX_BAR_0; i++) {
for (i = 0; i <= PCIR_MAX_BAR_0; i++) {
for (i = 0; i <= PCIR_MAX_BAR_0; i++) {
struct pci_iov_bar iov_bar[PCIR_MAX_BAR_0 + 1];
if (bar >= 0 && bar <= PCIR_MAX_BAR_0)
struct vga_resource vga_bars[PCIR_MAX_BAR_0 + 1];
for (bar = 0; bar < PCIR_MAX_BAR_0; bar++) {
for (bar_nr = 0; i < ADF_PCI_MAX_BARS && bar_nr < PCIR_MAX_BAR_0;
bar_nr < (ADF_PCI_MAX_BARS * 2) && bar_nr < PCIR_MAX_BAR_0;
bar_nr < (ADF_PCI_MAX_BARS * 2) && bar_nr < PCIR_MAX_BAR_0;
for (bar_nr = 0; i < ADF_PCI_MAX_BARS && bar_nr < PCIR_MAX_BAR_0;
for (bar_nr = 0; i < ADF_PCI_MAX_BARS && bar_nr < PCIR_MAX_BAR_0;
for (bar_nr = 0; i < ADF_PCI_MAX_BARS && bar_nr < PCIR_MAX_BAR_0;
for (bar_nr = 0; i < ADF_PCI_MAX_BARS && bar_nr < PCIR_MAX_BAR_0;
for (bar = 0; bar < PCIR_MAX_BAR_0; bar++) {
for (barid = 0; barid <= PCIR_MAX_BAR_0; ++barid) {
assert(barnum >= 0 && barnum <= PCIR_MAX_BAR_0);
#define PCI_BARMAX PCIR_MAX_BAR_0 /* BAR registers in a Type 0 header */
for (i = 0; i <= PCIR_MAX_BAR_0; i++)
max = PCIR_MAX_BAR_0;